您好,欢迎光临有路网!
EDA技术及应用:Verilog HDL版
QQ咨询:
有路璐璐:

EDA技术及应用:Verilog HDL版

  • 作者:谭会生 张昌凡
  • 出版社:西安电子科技大学出版社
  • ISBN:9787560626031
  • 出版日期:2011年07月01日
  • 页数:426
  • 定价:¥46.00
  • 猜你也喜欢

    分享领佣金
    手机购买
    城市
    店铺名称
    店主联系方式
    店铺售价
    库存
    店铺得分/总交易量
    发布时间
    操作

    新书比价

    网站名称
    书名
    售价
    优惠
    操作

    图书详情

    内容提要
    《EDA技术及应用:Verilog HDL版(第3版)》内容分为五个部分,前四部分为正文,共七章,第五部分为附录。**部分概括地阐述了EDA技术及应用的基本概念、基础知识和基本流程等内容(第1章);第二部分比较全面地介绍了EDA技术的主要内容,包括EDA的物质基础——Latticc、Altera和Xilinx公司主流大规模可编程逻辑器件FPGA/CPLD的品种规格、性能参数、组成结构及原理(第2章),EDA的主流表达方式——vcdlo舅HDL的编程基础(第3章),EDA的设计开发软件——Quartus Il 8.0、ISE Design Suite lo.1、ispLEVER8.1、Synplify Pr0 7.6、ModelSim SE 6.0等五个常用EDA工具软件的安装与使用(第4章),EDA的实验开发系统一一通用EDA实验开发系统基本组成、工作原理、性能指标及GW48型EDA实验开发系统的结构及使用方法(第5章):第三部分提供了12个综合性的EDA设计应用实例(第6章),包括数字信号处理、智能控制、神经网络中经常用到的高速PID控制器、FIR滤波器、CORDIC算法的应用等实例
    目录
    第1章 绪论
    1.1 EDA技术的涵义
    1.2 EDA技术的发展历程
    1.3 EDA技术的主要内容
    1.3.1 大规模可编程逻辑器件
    1.3.2 硬件描述语言(HDL)
    1.3.3 EDA软件开发工具
    1.3.4 EDA实验开发系统
    1.4 EDA软件系统的构成
    1.5 EDA工具的发展趋势
    1.6 EDA的工程设计流程
    1.6.1 FPGA/CPLD工程设计流程
    1.6.2 AS1C工程设计流程
    1.7 数字系统的设计
    1.7.1 数字系统的设计模型
    1.7.2 数字系统的没计方法
    1.7.3 数字系统的设计准则
    1.7.4 数字系统的设计步骤
    1.8 EDA技术的应用展望
    习题

    第2章 大规模可编程逻辑器件
    2.1 可编程逻辑器件概述
    2.1.1 PLD的发展进程
    2.1.2 PLD的分类方法
    2.1.3 常用CPLD和FPGA标识的含义
    2.2 Latt1ce公司的CPLD和FPGA器件
    2.2.1 Latt1ce公司的CPLD和FPGA概述
    2.2.2 1spLS1/pLS1系列CPLD结构
    2.2.3 1spMACH系列CPLD结构
    2.2.4 EC/ECP系列FPGA结构
    2.2.5 XP/XP2系列FPGA结构
    2.2.6 MachXO系列FPGA结构
    2.3 Altera公司的CPLD和FPGA器件
    2.3.1 Altera公司的CPLD和FPGA概述
    2.3.2 MAX系列CPLD结构
    2.3.3 MAX 11系列CPLD结构
    2.3.4 Cyclone系列FPGA结构
    2.3.5 Strat1x系列FPGA结构
    2.4 X1l1nx公司的CPLD和FPGA器件
    2.4.1 X1l1nx公司的CPLD和FPGA概述
    2.4.2 XC9500系列CPLD结构
    2.4.3 CoolRunner系列CPLD结构
    2.4.4 Spartan系列FPGA结构
    2.4.5 V1rtex系列FPGA结构
    2.5 CPLD和FPGA的编程与配置
    2.5.1 CPLD和FPGA的编程配置
    2.5.2 CPLD和FPGA的下载接口
    2.5.3 CPLD器件的编程电路
    2.5.4 FPGA器件的配置电路
    2.6 FPGA和CPLD的开发应用选择
    习题:

    第3章 Ver1log HDL编程基础
    3.1 Ver1log HDL简介
    3.1.1 常用硬件描述语言简介
    3.1.2 Ver1log HDL的优点
    3.1.3 Ver1log HDL程序设计约定
    3.2 Ver1log HDL程���概述
    3.2.1 Ver1log F1DL程序设计举例
    3.2.2 Ver1log HDL程序的基本结构
    3.2.3 Ver1log HDE程序的基本特性
    3.2.4 Ver1log HDL程序的描述风格
    3.3 Ver1log HDL语言要素
    3.3.1 Ver1logHE1L文字规则
    3.3.2 Ver1log HDL数据类型
    3.3.3 VerilogHDL操作符
    3.3.4 编译器伪指令
    3.4 结构描述语句
    3.4.1 元件实例化语句
    3.4.2 门级结构描述
    3.5 数据流描述语句
    3,5.1 隐式连续赋值语句
    3.5.2 显式连续赋值语句
    3.5.3 连续赋值的表达式
    3.5.4 连续赋值的应用实例
    3.6 行为描述语句
    3.6.1 过程性结构
    3.6.2 过程赋值语句
    3.6.3 块语句
    3.6.4 条件语句
    3.6.5 选择语句
    3.6.6 循环语句
    3.6.7 wait语句
    3.7 函数与任务
    3.7.1 函数
    3.7.2 任务
    3.7.3 函数调用函数
    3.7.4 任务调用函数及任务
    3.7.5 系统函数与任务
    3.8 基本逻辑电路设计
    3.8.1 组合逻辑电路设计
    3.8.2 时序逻辑电路设计
    3.8.3 存储器电路设计
    3.9 状态机的VerilogHDL设计
    3.9.1 状态机的基本结构和编码方案
    3.9.2 一般状态机的VerilogHDL设计
    3.9.3 摩尔状态机的VefilogHDL设计
    3.9.4 米立状态机的’VerilogHDL设计
    习题

    第4章 常用EDA工具软件操作指南
    4.1 常用EDA工具软件安装指南
    4.2 常用EDA工具软件操作用例
    4.2.1 四位十进制计数器电路
    4.2.2 计数动态扫描显示电路
    4.2.3 EDA仿真测试模型及程序
    ……
    第5章 EDA实验开发系统
    第6章 Vrtilong HDL设计应用实例
    第7章 EDA技术实验
    附录1 常用FPGA/CPLD管脚图
    附录2 利用WWWF进行EDA资源的检索
    主要参考文献

    与描述相符

    100

    北京 天津 河北 山西 内蒙古 辽宁 吉林 黑龙江 上海 江苏 浙江 安徽 福建 江西 山东 河南 湖北 湖南 广东 广西 海南 重庆 四川 贵州 云南 西藏 陕西 甘肃 青海 宁夏 新疆 台湾 香港 澳门 海外