您好,欢迎光临有路网!
电子系统EDA设计实训
QQ咨询:
有路璐璐:

电子系统EDA设计实训

  • 作者:李秀霞 李兴保 王心水
  • 出版社:北京航空航天大学出版社
  • ISBN:9787512404335
  • 出版日期:2011年06月01日
  • 页数:366
  • 定价:¥42.00
  • 猜你也喜欢

    分享领佣金
    手机购买
    城市
    店铺名称
    店主联系方式
    店铺售价
    库存
    店铺得分/总交易量
    发布时间
    操作

    新书比价

    网站名称
    书名
    售价
    优惠
    操作

    图书详情

    内容提要
    根据现代电子系统的设计特点(数字化、智能化和模块化),本书从
    实用的角度,系统地介绍了EDA技术的理论基础和电子系统的VHDL设计方法
    。书中给出了大量的设计实例。主要内容包括:EDA的基本知识;Altera可
    编程逻辑器件FPGA/CPLD;VHDL硬件描述语言;QuartusⅡ9.0工具的使用方
    法;QuartusⅡ9.0中的宏模块;VHDL电子系统设计实例;VHDL系统仿真等
    。所有实例都经过EDA工具编译通过,第9章的电子系统设计都在EDA试验系
    统上通过了硬件测试,可直接借鉴使用。
    由李秀霞和李兴保等编著的《电子系统EDA设计实训》中内容丰富新颖
    ,理论联系实际,通俗实用,突出实用特色,并使用大量图表说明问题,
    便于读者对内容的理解和掌握。
    《电子系统EDA设计实训》既可用作高等工科院校电子工程、通信、电
    气自动化等学科专业高年级本科生和研究生的电子设计教材和参考书,又
    可作为广大电子设计人员的设计参考书或使用手册。
    目录
    第1章 电子系统EDA设计概论
    1.1 电子系统及其特征
    1.1.1 电子系统及其分类
    1.1.2 现代电子系统的特征
    1.2 EDA技术概述
    1.2.1 EDA技术及其发展历程
    1.2.2 EDA技术的实现目标
    1.2.3 EDA技术的基本工具
    1.2.4 EDA技术的设计方法及设计流程
    1.2.5 EDA技术的发展趋势
    习题
    第2章 可编程逻辑器件基础
    2.1 可编程逻辑器件概述
    2.1.1 PD的发展历程
    2.1.2 PD分类
    2.2 复杂可编程逻辑器件CPD
    2.2.1 MAX7000系列器件的基本结构
    2.2.2 MAX7000系列器件的逻辑宏单元结构
    2.2.3 MAX7000系列器件的PIA
    2.2.4 MAX7000系列器件的I/O控制模块
    2.3 现场可编程门阵列FPGA
    2.3.1 FEXlOK系列器件的基本工作原理
    2.3.2 FEXlOK系列器件的基本结构
    2.4 可编程逻辑器件的编程与配置
    2.4.1 CPD的在系统编程
    2.4.2 FPGA的配置方式
    2.5 CPD和FPGA的应用选择
    习题
    第3章 VHDLL编程基础
    3.1 硬件描述语言VHDL简介
    3.2 VHDLL程序基本结构
    3.2.1 库、程序包
    3.2.2 实体(ENTITY)
    3.2.3 结构体(ARCFIITECTURE)
    3.2.4 配置(CONFIGURATION)
    3.3 VHDL的语言要素
    3.3.1 VHDL文字规则
    3.3.2 VHDL数据对象
    3.3.3 VHDL数据类型
    3.3.4 VHDL运算操作符
    习题
    第4章 QuartusⅡ设计流程
    4.1 QuartusⅡ软件概述
    4.2 QuartusⅡ9.0软件用户界面
    4.3 创建工程
    4.4 设计文件的输入
    4.4.1 文本方式输入设计文件
    4.4.2 原理图方式输入设计文件
    4.5 设计项目编译前的设置及编译
    4.5.1 编译前的设置
    4.5.2 全程编译
    4.6 设计项目的仿真
    4.7 引脚设置和配置
    习题
    第5章 VHDL基本语句
    5.1 顺序语句
    5.1.1 赋值语句
    5.1.2 流程控制语句
    5.1.3 等待语句
    5.1.4 返回语句
    5.1.5 空操作语句
    5.1.6 子程序调用语句
    5.2 并行语句
    5.2.1 进程语句(PROCESS)
    5.2.2 块语句
    5.2.3 并行信号赋值语句
    5.2.4 元件例化语句
    5.2.5 生成语句
    5.2.6 并行过程调用语句
    5.2.7 断言语句(ASSERT)
    5.3 其他语句和说明
    5.3.1 属性(ATTRIBUTE)描述与定义语句
    5.3.2 综合工具对属性的支持
    习题
    第6章 VHDL设计共享
    6.1 VHDL设计库
    6.1.1 库的种类
    6.1.2 库的使用
    6.2 VHDL程序包
    6.3 PD系统设计的常用IP模块
    6.3.1 IP模块概述
    6.3.2 QuartusⅡ中IP模块的使用方法
    6.4 VHDL子程序
    6.4.1 VHDL函数
    6.4.2 VHDL过程
    6.5 层次化建模与元件例化
    6.5.1 层次化建模
    6.5.2 元件例化
    6.5.3 类属参量语句
    6.6 IP模块应用实例
    6.6.1 工程系统框图及工作原理
    6.6.2 添加QuartusⅡ系统自带IP模块
    6.6.3 添加端口
    6.6.4 编译工程
    6.6.5 使用SignalTapⅡ观察波形
    6.6.6 使用在线ROM编辑器
    习题
    第7章 有限状态机的设计
    7.1 有限状态机概述
    7.1.1 采用有限状态机描述的优势
    7.1.2 有限状态机的基本结构
    7.2 有限状态机的状态编码
    7.2.1 有限状态机的编码规则
    7.2.2 有限状态机的状态编码
    7.2.3 定义编码方式的语法格式
    7.2.4 状态机的剩余状态与容错技术
    7.2.5 毛刺和竞争处理
    7.3 一般有限状态机的设计
    7.3.1 一般有限状态机的VHDL组成
    7.3.2 一般有限状态机的描述
    7.4 Moore型有限状态机的设计
    7.5 Mealy型有限状态机的设计
    7.6 设计实例
    习题
    第8章 基本单元电路的VHDL设计
    8.1 组合逻辑单元电路的设计
    8.1.1 数据比较器
    8.1.2 多路选择器
    8.1.3 编码器
    8.1.4 译码器
    8.1.5 奇偶校验
    8.1.6 三态门和总线缓冲器的设计
    8.2 时序逻辑单元电路的设计
    8.2.1 计数器(增1/减1计数器)
    8.2.2 数控分频器的设计
    8.2.3 多功能移位寄存器
    8.2.4 单脉冲发生器
    8.3 存储器单元电路的设计
    8.3.1 只读存储器ROM的设计
    8.3.2 随机存储器SRAM的设计
    习题
    第9章 电子电路的VHDL综合设计
    9.1 六位数码动态扫描显示电路的设计
    9.1.1 数码管动态扫描显示原理
    9.1.2 设计要求与设计思路
    9.1.3 VHDL代码设计
    9.1.4 时序仿真
    9.1.5 硬件逻辑验证
    9.2 矩阵式键盘接口电路的设计
    9.2.1 键盘扫描与识别原理
    9.2.2 设计要求与设计思路
    9.2.3 VHDL代码设计
    9.2.4 时序仿真
    9.2.5 硬件逻辑验证
    9.3 16×16点阵汉字显示控制器的设计
    9.3.1 点阵字符产生及显示原理
    9.3.2 设计思路
    9.3.3 VHDL代码设计
    9.3.4 时序仿真
    9.3.5 硬件逻辑验证
    9.4 液晶控制器的设计
    9.4.1 OCMJ(128×32)中文液晶显示器简介
    9.4.2 设计要求与设计思路
    9.4.3 VHDL代码设计
    9.4.4 时序仿真
    9.4.5 硬件逻辑验证
    9.5 D/A转换控制器的设计
    9.5.1 D/A转换控制器AD558简介
    9.5.2 设计要求和设计思路
    9.5.3 VHDL代码设计
    9.5.4 时序仿真
    9.5.5 硬件逻辑验证
    9.6 A/D转换控制器的设计
    9.6.1 ADC0809简介
    9.6.2 设计思路
    9.6.3 VHDL代码的设计
    9.6.4 时序仿真
    9.6.5 硬件逻辑验证
    9.7 巴克码发生器与译码器的设计
    9.7.1 巴克码简介
    9.7.2 巴克码识别器
    9.7.3 7位巴克码发生器的设计
    9.7.4 时序仿真
    9.7.5 硬件逻辑验证
    9.7.6 7位巴克码识别器的设计
    9.7.7 时序仿真
    9.7.8 硬件逻辑验证
    9.8 循环码编码器和解码器的设计
    9.8.1 循环码简介
    9.8.2 循环码编码与解码方法
    9.8.3 设计要求与设计思路
    9.8.4 循环码编码器VHDL代码设计
    9.8.5 时序仿真
    9.8.6 硬件逻辑验证
    9.8.7 循环码解码器VHDL代码设计
    9.8.8 时序仿真
    9.8.9 硬件逻辑验证
    9.9 任意波形信号发生器的设计
    9.9.1 设计要求
    9.9.2 设计思路
    9.9.3 VHDL代码的设计
    9.9.4 时序仿真
    9.9.5 硬件逻辑验证
    9.10 多功能电子密码锁的设计
    9.10.1 设计要求
    9.10.2 设计思路
    9.10.3 程序功能说明
    9.10.4 VHDL代码的设计
    9.10.5 时序仿真
    9.10.6 硬件逻辑验证
    9.11 多功能数字电子闹钟的设计
    9.11.1 设计要求
    9.11.2 设计思路
    9.11.3 VHDL代码的设计
    9.11.4 时序仿真
    9.11.5 硬件逻辑验证
    9.12 音乐演奏控制电路的设计
    9.12.1 音乐演奏原理
    9.12.2 设计要求与设计思路
    9.12.3 VHDL代码设计
    9.12.4 时序仿真
    9.12.5 硬件逻辑验证
    习题
    第1O章 电子系统EDA设计仿真
    10.1 电子系统EDA设计仿真概述
    10.1.1 EDA设计仿真概述
    10.1.2 测试(平台)程序的设计方法
    10.2 Modelsim仿真工具简介
    10.3 Modelsire的仿真实现
    10.3.1 功能仿真
    1O.3.2 综合后功能仿真和时序仿真(后仿真)
    10.4 Modelsim中仿真资源库的添加
    习题
    附录A VHDL保留字
    附录B VHDL语言文法一览表
    附录C VHDL程序设计语法结构
    参考文献

    与描述相符

    100

    北京 天津 河北 山西 内蒙古 辽宁 吉林 黑龙江 上海 江苏 浙江 安徽 福建 江西 山东 河南 湖北 湖南 广东 广西 海南 重庆 四川 贵州 云南 西藏 陕西 甘肃 青海 宁夏 新疆 台湾 香港 澳门 海外