您好,欢迎光临有路网!
半导体集成电路
QQ咨询:
有路璐璐:

半导体集成电路

  • 作者:朱正涌
  • 出版社:清华大学出版社
  • ISBN:9787302040859
  • 出版日期:2001年01月01日
  • 页数:423
  • 定价:¥29.80
  • 分享领佣金
    手机购买
    城市
    店铺名称
    店主联系方式
    店铺售价
    库存
    店铺得分/总交易量
    发布时间
    操作

    新书比价

    网站名称
    书名
    售价
    优惠
    操作

    图书详情

    内容提要
    《半导体集成电路》全面介绍了半导体集成电路的分析与设计方法。全书共分为4个部分,第1部分(第1~3章)介绍了集成电路的典型工艺、集成电路中元器件的结构、特性及寄生效应。第2部分(第4~11章)为数字集成电路,讨论了常用的双极和Mos集成电路的电路结构、工作原理和版图形式。第3部分(第12~16章)为模拟集成电路,介绍了模拟集成电路中的基本单元电路及常用的模拟集成电路,如集成运算放大器、集成稳压电源电路及开关电容电路、A/D、D/A变换电路等。第4部分(第17~22章)为集成电路设计,举例介绍了集成电路的设计方法和集成电路的计算机辅助设计,其中**论述了集成电路的版图设计以及集成电路的可靠性设计和町测性设计。每章后面都附有习题。
    《半导体集成电路》可作为大专院校微电子学和半导体专业本科生的教材,也可供有关专业的本科生、研究生以及工程技术人员阅读参考。
    目录
    第1章 集成电路的基本制造工艺
    1.1 双极集成电路的基本制造工艺
    1.1.1 典型的双极集成电路工艺
    1.1.2 双极集成电路中元件的形成过程和元件结构
    1.2 MOS集成电路的基本制造工艺
    1.2.1 N沟硅栅E/D MOS集成电路工艺
    1.2.2 CMOS集成电路工艺
    1.3 Bi-CM0S工艺
    1.3.1 以CMOS工艺为基础的Bi-CMOS工艺
    1.3.2 以双极工艺为基础的Bi-CMOS工艺
    复习思考题

    第2章 集成电路中的晶体管及其寄生效应
    2.1 理想本征集成双极晶体管的埃伯斯一莫尔(EM)模型
    2.2 集成双极晶体管的有源寄生效应
    2.2.1 NPN管工作于正向工作区和截止区的情况
    2.2.2 NPN管工作于反向工作区的情况
    2.2.3 NPN管工作于饱和区的情况
    2.3 集成双极晶体管的无源寄生效应
    2.3.1 集成NPN晶体管中的寄生电阻
    2.3.2 集成NPN晶体管中的寄生电容
    2.4 集成电路中的PNP管
    2.4.1 横向PNP管
    2.4.2 衬底PNP管
    2.4.3 自由集电极纵向PNP管
    2.5 集成二极管
    2.5.1 一般集成二极管
    2.5.2 集成齐纳二极管和次表面齐纳管
    2.6 肖特基势垒二极管(SBI))和肖特基箝位晶体管(SCT)
    2.6.1 肖特基势垒二极管
    2.6.2 肖特基箝位晶体管
    2.6.3 SBD和SCT的设计
    2.7 MOS集成电路中的有源寄生效应
    2.7.1 场区寄生MOSFET
    2.7.2 寄生双极型晶体管
    2.7.3 寄生PN.PN效应
    2.8 集成电路中的MOS晶体管模型
    2.8.1 MOSl模型
    2.8.2 MoS2模型
    2.8.3 MoS3模型
    复习思考题

    第3章 集成电路中的无源元件
    3.1 集成电阻器
    3.1.1 基区扩散电阻
    3.1.2 其他常用的集成电阻器
    3.1.3 MOS集成电路中常用的电阻
    3.2 集成电容器
    3.2.1 双极集成电路中常用的集成电容器
    3.2.2 MOS集成电路中常用的MOS电容器
    3.3 互连(内连线)
    3.3.1 金属膜互连
    3.3.2 扩散区连线
    3.3.3 多晶硅连线
    3.3.4 交叉连线
    复习思考题

    第4章 晶体管一晶体管逻辑(TTL)电路
    4.1 一般的TTL与非门
    4.1.1 标准TTL与非门(四管单元)
    4.1.2 54H/74H五管单元与非门
    4.1.3 六管单元与非门
    4.2 STTL和LSTTL电路
    4.2.1 六管单元STTL与非门电路
    4.2.2 低功耗肖特基TTL(LSTTL)电路
    4.3 LSTTL门电路的逻辑扩展
    4.3.1 OC门
    4.3.2 三态逻辑(TSL)门
    4.4 ASTTL和ALSTTL电路
    4.5 中、大规模集成电路中的简化逻辑门
    4.5.1 简化逻辑门
    4.5.2 单管逻辑门
    4.6 LSTTL电路的版图设计
    复习思考题

    第5章 发射极耦合逻辑(ECL)电路
    5.1 ECL门电路的工作原理
    5.1.1 射极耦合电流开关
    5.1.2 射极输出器
    5.1.3 参考电压源
    5.2 ECL电路的逻辑扩展
    5.3 ECL电路的版图设计特点
    5.3.1 划分隔离区
    5.3.2 元器件的设计
    5.3.3 布局布线
    复习思考题

    第6章 集成注入逻辑(PL)电路
    6.1 PL电路基本单元的结构
    6.2 PL基本单元电路的工作原理
    6.2.1 当前级的输出为1态时的情况
    6.2.2 当前级的输出为O态时的情况
    6.3 I2L电路分析
    6.3.1 I2L电路中的器件分析
    6.3.2 I2L电路分析
    6.4 I2L电路的逻辑组合
    6.5 I2L电路的工艺与版图设计
    6.5.1 I2L电路的工艺设计
    6.5.2 I2L电路的版图设计
    复习思考题

    第7章 MOS反相器
    7.1 自举反相器
    7.2 耗尽负_载反相器(E/D反相器)
    7.3 CM()S反相器
    7.3.1 CMOS反相器的直流特性
    7.3.2 噪声容限
    7.3.3 开关特性
    7.3.4 功耗
    7.4 静态内部反相器的设计
    7.4.1 有比反相器的设计
    7.4.2 CM()S反相器的设计
    7.5 动态反相器
    7.5.1 动态有比反相器
    7.5.2 动态无比反相器
    7.5.3 漏举电路
    7.6 按比例缩小理论
    7.6.1 器件和引线按CE理论缩小的规则
    7.6.2 按比例缩小的CV理论
    7.6.3 按比例缩小的QCV理论
    复习思考题

    第8章 MOS基本逻辑单元
    8.1 NMOS逻辑结构
    8.1.1 NMOS或非门电路
    8.1.2 NMOS与非门电路
    8.1.3 NMOS组合逻辑电路
    8.2 CMOS逻辑结构
    8.2.1 CMOS互补逻辑
    8.2.2 伪NMoS逻辑
    8.2.3 动态CMOS逻辑
    8.2.4 钟控CMOS逻辑
    8.2.5 CMOS多米诺逻辑
    8.3 级联级的负载
    8.4 影响门的电气和物理结构设计的因素
    8.4.1 MOS管的串联和并联
    8.4.2 衬偏调制效应
    8.4.3 源漏电容
    8.4.4 电荷的再分配
    8.5 各种逻辑类型的比较
    8.6 传输门逻辑
    8.7 RS触发器
    8.7.1 NMOS RS触发器
    8.7.2 CMOS RS触发器
    ……
    第9章 MOS逻辑功能部件
    第10章 存储器
    第11章 接口电路
    第12章 模拟集成电路中的基本单元电路
    第13章 集成运算放大器
    第14章 MOS开关电容电路
    第15章 集成稳压器
    第16章 D/A,A/D变换器
    第17章 集成电路设计概述
    第18章 集成电路的正向设计
    第19章 集成电路的芯片解剖
    第20章 集成电路设计方法
    第21章 集成电路的可靠性和可测性设计简介
    第22章 集成电路的计算机辅助设计简介
    主要参考文献
    ……

    与描述相符

    100

    北京 天津 河北 山西 内蒙古 辽宁 吉林 黑龙江 上海 江苏 浙江 安徽 福建 江西 山东 河南 湖北 湖南 广东 广西 海南 重庆 四川 贵州 云南 西藏 陕西 甘肃 青海 宁夏 新疆 台湾 香港 澳门 海外