您好,欢迎光临有路网!
微型计算机技术实用教程(Pentium)——普通高等院校计算机专业(本科)实用教程系列
QQ咨询:
有路璐璐:

微型计算机技术实用教程(Pentium)——普通高等院校计算机专业(本科)实用教程系列

  • 作者:艾德才 贾玉莲
  • 出版社:清华大学出版社
  • ISBN:9787302112990
  • 出版日期:2005年09月01日
  • 页数:349
  • 定价:¥32.00
  • 分享领佣金
    手机购买
    城市
    店铺名称
    店主联系方式
    店铺售价
    库存
    店铺得分/总交易量
    发布时间
    操作

    新书比价

    网站名称
    书名
    售价
    优惠
    操作

    图书详情

    内容提要
    本教材是以32位的Pentium 为平台而编写的微机技术教材,其内容丰富、系统、新颖、完整,反映了当今微处理机领域的新技术、新潮流,是作者多年教学经验和智慧的体现。
    本书以崭新的CPU概念来展示当今微机系统理念,突出了总线的概念,以适应对现代微机系统的认识。把全新的教学理念、教学内容、微机芯片知识等与目前微机先进技术结合起来,反映了微处理机领域技术发展的*新水平与趋势,其内容充分体现了微型计算机技术的知识性与先进性的统一。每章之后都配有习题,供自学自测之用。
    本教材备有配套的、用FrontPage 和 Flash 等软件制作的动画教学课件,为主讲教师授课和学生课后复习提供方便。
    本书是普通高等院校计算机专业(本科)实用教程系列中的一本,可作为高等院校计算机类、电气信息类、机电类各专业的微型计算机技术、计算机硬件技术教材、教学参考书及IT行业的培训教材。
    目录
    第1章 微型计算机系统概论
    1.1 微型计算机技术发展
    1.2 微型计算机系统组成及层次结构
    1.2.1 微型计算机硬件组成
    1.2.2 计算机系统的多层次结构
    1.3 计算机的工作过程
    1.3.1 指令周期
    1.3.2 取指周期和执行周���
    1.3.3 中断指令周期
    1.4 数据单位表示
    1.4.1 常用的术语
    1.4.2 表示存储容量的计量单位
    1.4.3 编址与寻址
    1.5 微型机主要性能指标
    习题1
    第2章 微型计算机的CPU
    2.1 概述
    2.1.1 微处理器常用术语
    2.1.2 微处理器操作方式
    2.2 RISC和CISC
    2.2.1 复杂指令系统计算机CISC
    2.2.2 精简指令系统计算机RISC
    2.3 Pentium 体系结构与原理
    2.3.1 体系结构
    2.3.2 Pentium寄存器
    2.3.3 堆栈操作
    2.4 Pentium采用的新技术
    2.4.1 新型体系结构
    2.4.2 Pentium采用的新技术
    2.5 流水线技术
    2.5.1 Pentium整数流水线
    2.5.2 Pentium浮点流水线
    2.5.3 指令流水线
    2.5.4 指令预取
    2.5.5 指令配对规则
    习题2
    第3章 存储管理技术
    3.1 综述
    3.1.1 存储器及管理系统
    3.1.2 三种类型地址
    3.2 虚拟存储技术
    3.2.1 虚拟存储
    3.2.2 虚拟存储技术
    3.3 分段存储管理技术
    3.3.1 分段存储管理
    3.3.2 段的转换
    3.3.3 段选择符
    3.3.4 段描述符
    3.3.5 段描述符表
    3.3.6 描述符表基址寄存器
    3.4 分页存储管理技术
    3.4.1 页的转换
    3.4.2 分页控制位
    3.4.3 线性地址
    3.4.4 页表
    3.4.5 页表项
    3.4.6 转换旁视缓冲存储器TLB
    3.4.7 页级保护
    3.5 分段与分页组合技术
    3.5.1 平台存储管理方式
    3.5.2 段覆盖页
    3.5.3 页覆盖段
    3.5.4 页和段边界不必对准
    3.5.5 页和段边界对准
    3.5.6 每段的页表
    习题3
    第4章 高速缓冲存储器 Cache
    4.1 Cache存储器
    4.1.1 什么是Cache
    4.1.2 局部性原理
    4.1.3 技术术语
    4.1.4 Pentium片内Cache
    4.2 Cache配置方案
    4.2.1 Pentium片内Cache 的配置
    4.2.2 影响Cache 性能的因素
    4.2.3 Cache 大小规模和性能
    4.2.4 缔合方式和性能
    4.2.5 实际Cache
    4.3 Cache 结构
    4.4 Cache操作方式
    4.4.1 数据Cache
    4.4.2 数据Cache更新方案
    4.4.3 指令Cache
    4.4.4 Cache读写操作
    4.4.5 Cache 替换算法与规则
    4.4.6 Cache写贯穿
    4.4.7 Cache写回
    4.5 一致性协议
    4.5.1 MESI Cache一致性协议模型
    4.5.2 指令Cache一致性协议
    4.6 二级Cache
    4.6.1 二级Cache与一级Cache的关系
    4.6.2 统一的二级Cache
    4.6.3 二级Cache监视
    4.6.4 数据传送方式
    习题4
    第5章 指令格式与寻址方式
    5.1 指令格式
    5.1.1 指令格式
    5.1.2 指令中各字段意义
    5.1.3 操作数大小规模和地址大小
    5.1.4 默认段的属性
    5.1.5 操作数大小和地址大小指令前缀
    5.1.6 堆栈地址大小属性
    5.2 寻址方式
    5.2.1 立即操作数寻址
    5.2.2 寄存器操作数寻址
    5.2.3 存储器操作数寻址
    5.3 计算机数据类型133
    习题5
    第6章 浮点技术
    6.1 综述
    6.2 浮点部件体系结构
    6.2.1 数值寄存器
    6.2.2 状态字寄存器
    6.2.3 控制字寄存器
    6.2.4 标记字寄存器
    6.2.5 *后的指令操作码字段
    6.2.6 数值指令和数据指针
    6.3 浮点部件流水线操作
    6.3.1 浮点流水线
    6.3.2 浮点指令的流动
    6.3.3 **指令的识别
    6.3.4 旁路 BYPASSES
    6.4 计算基础
    6.4.1 数字系统
    6.4.2 数据类型和格式
    6.4.3 舍入控制
    6.4.4 精度控制
    习题6
    第7章 中断
    7.1 中断的概念
    7.1.1 概述
    7.1.2 中断系统
    7.2 异常与中断
    7.2.1 中断源分类
    7.2.2 中断控制器
    7.2.3 异常和中断向量
    7.2.4 指令的重新启动
    7.3 允许及禁止中断
    7.3.1 不可屏蔽中断对未来的不可屏蔽中断的屏蔽
    7.3.2 IF屏蔽INTR
    7.3.3 对调试故障的屏蔽
    7.3.4 对堆栈段中某些异常和中断的屏蔽
    7.4 中断描述符表
    7.4.1 异常和中断同时存在时的优先级
    7.4.2 中断描述符表
    7.4.3 中断描述符表内描述符
    7.5 中断任务和中断过程
    ……
    第8章 总线技术
    第9章 保护技术
    第10章 输入输出技术
    第11章 初始化处理技术
    第12章 多任务处理技术
    第13章 调试技术
    第14章 指令系统
    附录 APentium指令系统

    与描述相符

    100

    北京 天津 河北 山西 内蒙古 辽宁 吉林 黑龙江 上海 江苏 浙江 安徽 福建 江西 山东 河南 湖北 湖南 广东 广西 海南 重庆 四川 贵州 云南 西藏 陕西 甘肃 青海 宁夏 新疆 台湾 香港 澳门 海外