网站购物车   | 店铺购物车  
店铺平均得分:99.37 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 1 0 3 9 17 57 2059
本店铺共有 4 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
商品问题
3
75%
发货问题
1
25%
已解决
4
100%
店主称呼:东苑书店   联系方式:购买咨询请联系我  18986284335    地址:湖北省 武汉市 洪山区 珞狮路205号武汉理工大学东院
促销广告:需要书的各位亲请直接下单,我们会很快安排发货的。QQ1796600159
图书分类
店铺公告
亲,本店图书利润都很低,不接受退货,所以买家请仔细确认是否是自己想要的书。发货前我们会仔细检查,不会缺页、少页、白页、倒页,保证不影响使用。需要的话直接拍下等我们确认就是。(所有书都无光盘学习卡等)
店铺介绍
本店经营:考研 考博 考研专业课教材 教辅 公务员 司法考试 计算机类 注册会计师(CPA)四六级 剑桥商务英语(BEC)报关员 MBA MPA MPAcc 托业 雅思 托福 GRE GMAT 会计从业 初中级会计 证券从业 银行从业 日语 法语 韩语 德语 俄语 西班牙语 文艺小说等全国各大出版社丛书……
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
EDA技术及应用VHDL版(第三版)(内容一致,印次、封面或原价不同,统一售价,随机发货)
出版日期:2011年03月
ISBN:9787560625492 [十位:7560625495]
页数:431      
定价:¥45.00
店铺售价:¥7.30 (为您节省:¥37.70
店铺库存:1
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  18986284335
本店已缴纳保证金,请放心购买!【如何赔付?】
店主推荐图书:
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《EDA技术及应用VHDL版(第三版)(内容一致,印次、封面或原价不同,统一售价,随机发货)》内容提要:
谭会生,张昌凡编著的《EDA技术及应用――VHDL版(第3版)》内容分
为五个部分,前四部分为正文,共七章,第五部分为附录。**部分概括
地阐述了EDA技术及应用的有关问题(第1章);第二部分比较全面地介绍了
EDA技术的主要内容,包括EDA的物质基础――Lattice、Altera和Xilinx公
司主流大规模可编程逻辑器件FPGA/CPLD的品种规格、性能参数、组成结构
及原理(第2章),EDA的主流表达方式――VHDL,的编程基础(第3章),EDA
的设计开发软件――QutrtusⅡ 8.0、ISE Suite10.1 、ispLEVER 8.1 、
Synplify PRO 7.6 、ModelSim SE6.0等五个常用EDA工具软件的安装与使
用(第4章),EDA的实验开发系统――通用EDA实验开发系统的基本组成、工
作原理、性能指标及GW48型EDA实验开发系统的结构及使用方法(第5章);
第三部分提供了12个综合性的EDA应用设计实例(第6章),包括数字信号处
理、智能控制、神经网络中经常用到的高速PID控制器、FIR滤波器、
《EDA技术及应用VHDL版(第三版)(内容一致,印次、封面或原价不同,统一售价,随机发货)》图书目录:
第1章 绪论
1.1 EDA技术的涵义
1.2 EDA技术的发展历程
1.3 EDA技术的主要内容
1.3.1 大规模可编程逻辑器件
1.3.2 硬件描述语言
1.3.3 EDA软件开发工具
1.3.4 EDA实验开发系统
1.4 EDA软件系统的构成
1.5 EDA工具的发展趋势
1.6 EDA的工程设计流程
1.6.1 FPGA/CPLD工程设计流程
1.6.2 ASIC工程设计流程
1.7 数字系统的设计
1.7.1 数字系统的设计模型
1.7.2 数字系统的设计方法
1.7.3 数字系统的设计准则
1.7.4 数字系统的设计步骤
1.8 EDA技术的应用展望
习题
第2章 大规模可编程逻辑器件
2.1 可编程逻辑器件概述
2.1.1 PLD的发展进程
2.1.2 PLD的分类方法
2.1.3 常用CPLD和FPGA标识的含义
2.2 Lattice公司的CPID和FPGA器件
2.2.1 Lattice公司的CPLD和FPGA概述
2.2.2 ispLSI/pLSI系列CPLD结构
2.2.3 ispMACH系列CPLD结构
2.2.4 EC/ECP系列FPGA结构
2.2.5 XP/XP2系列FPGA结构
2.2.6 MachXO系列FPGA结构
2.3 Altera公司的CPID和FPGA器件
2.3.1 Altera公司的CPLD和FPGA概述
2.3.2 MAX系列CP[D结构
2.3.3 MAXⅡ系列CPLD结构
2.3.4 Cyclone系列FPGA结构
2.3.5 Stratix系列FPGA结构
2.4 Xilinx公司的CPLD和FPGA器件
2.4.1 Xilinx公司的CPLD和FPGA楣述
2.4.2 XC9500系列CPLD结构
2.4.3 CoolRunner系列CPLD结构
2.4.4 Spartan系列FPGA结构
2.4.5 Virtex系列FPGA结构
2.5 CPID和FPGA的编程与配置
2.5.1 CPID和FPGA的编程配置
2.5.2 CPLD和FPGA的下载接口
2.5.3 CPID器件的编程电路
2.5.4 FPGA器件的配置电路
2.6 FPGA和CPID的开发应用选择
习题
第3章 VHDL编程基础
3.1 概述
3.1.1 常用硬件描述语言简介
3.1.2 VHDL的优点
3.1.3 VHDL程序设计约定
3.2 VHDL程序基本结构
3.2.1 VHDL程序设计举例
3.2.2 VHDL程序的基本结构
3.2.3 库、程序包使用说明
3.2.4 实体描述
3.2.5 结构体描述
3.2.6 结构体配置
3.3 VHDL语言要素
3.3.1 VHDL文字规则
3.3.2 VHDL数据对象
3.3.3 VHDL数据类型
3.3.4 VHDL操作符
3.4 VHDL顺序语句
3.4.1 赋值语句
3.4.2 转向控制语句
3.4.3 等待语句
3.4.4 子程序调用语句
3.4.5 返回语句
3.4.6 空操作语句
3.4.7 其他语句和说明
3.5 VHDL并行语句
3.5.1 进程语句
3.5.2 块语句
3.5.3 并行信号赋值语句
3.5.4 并行过程调用语句
3.5.5 元件例化语句
3.5.6 生成语句
3.6 子程序
3.6.1 函数
3.6.2 重载函数
3.6.3 过程
3.6.4 重载过程
3.7 程序包
3.8 VHDL描述风格
3.8.1 行为描述
3.8.2 数据流描述
3.8.3 结构描述
3.9 基本逻辑电路设计
3.9.1 组合逻辑电路设计
3.9.2 时序逻辑电路设计
3.9.3 存储器电路设计
3.10 状态机的VHDL设计
3.10.1 状态机的基本结构和功能
3.10.2 一般状态机的VHDL设计
3.10.3 摩尔状态机的VHDL设计
3.10.4 米立状态机的VHDL设计
习题
第4章 常用EDA工具软件操作指南
4.1 常用EDA工具软件安装指南
4.2 常用EDA工具软件操作用例
4.2.1 4位十进制计数器电路
4.2.2 计数动态扫描显示电路
4.2.3 EDA仿真测试模型及程序
4.3 AlteraQuartusⅡ操作指南
4.3.1 QuartusⅡ的初步认识
4.3.2 QuartusⅡ的基本操作
4.3.3 QuartusⅡ的综合操作
4.3.4 QuartusⅡ的SOPC开发
4.4 Xilinx ISE Design Suite操作指南
4.4.1 Xilinx ISE的初步认识
4.4.2 ISE Suite的基本操作
4.4.3 ISE Suite的综合操作
4.5 LatticeispLEVEL操作指南
4.5.1 ispLEVEL的初步认识
4.5.2 ispLEVEL的基本操作
4.5.3 ispLEVEL的综合操作
4.6 SynplicitySynplifyPRO操作指南
4.6.1 SynplifyPRO的使用步骤
4.6.2 SynplifyPRO的使用实例
4.7 Mentor.GraphicsModelSim操作指南
4.7.1 ModelSim的使用步骤
4.7.2 ModelSim的使用实例
习题
第5章 EDA实验开发系统
5.1 通用EDA实验开发系统概述
5.1.1 EDA实验开发系统的基本组成
5.1.2 EDA实验开发系统的性能指标
5.1.3 通用EDA实验开发系统的工作原理
5.1.4 通用EDA实验开发系统的使用方法
5.2 GW48型EDA实验开发系统的使用
5.2.1 GW48型EDA实验开发系统介绍
5.2.2 GW48实验电路结构图
5.2.3 GW48系统结构图信号名与芯片引脚对照表
5.2.4 GW48型EDA实验开发系统使用实例
习题
第6章 VHDL设计应用实例
6.1 8位加法器的设计
6.2 8位乘法器的设计
6.3 8位除法器的设计
6.4 PWM信号发生器的设计
6.5 数字频率计的设计
6.6 数字秒表的设计
6.7 单片机总线接口电路的设计
6.8 交通灯信号控制器的设计
6.9 高速PID控制器的设计
6.10 FIR滤波器的设计
6.11 CORDIC算法的应用设计
6.12 闹钟系统的设计
6.12.1 系统设计思路
6.12.2 VHDL源程序
6.12.3 仿真结果验证
6.12.4 逻辑综合分析
6.12.5 硬件逻辑验证
习题
第7章 EDA技术实验
7.1 实验一:8位加法器的设计
7.2 实验二:序列检测器的设计
7.3 实验三:PWM信号发生器的设计
7.4 实验四:数字频率计的设计
7.5 实验五:数字秒表的设计
7.6 实验六:交通信号灯控制器的设计
7.7 实验报告范例
附录1 常用FPGA/CPLD管脚图
附录2 利用WWW进行EDA资源的检索
主要参考文献