网站购物车   | 店铺购物车  
店铺平均得分:99.37 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 1 0 3 9 17 57 2059
本店铺共有 4 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
商品问题
3
75%
发货问题
1
25%
已解决
4
100%
店主称呼:东苑书店   联系方式:购买咨询请联系我  18986284335    地址:湖北省 武汉市 洪山区 珞狮路205号武汉理工大学东院
促销广告:需要书的各位亲请直接下单,我们会很快安排发货的。QQ1796600159
图书分类
店铺公告
亲,本店图书利润都很低,不接受退货,所以买家请仔细确认是否是自己想要的书。发货前我们会仔细检查,不会缺页、少页、白页、倒页,保证不影响使用。需要的话直接拍下等我们确认就是。(所有书都无光盘学习卡等)
店铺介绍
本店经营:考研 考博 考研专业课教材 教辅 公务员 司法考试 计算机类 注册会计师(CPA)四六级 剑桥商务英语(BEC)报关员 MBA MPA MPAcc 托业 雅思 托福 GRE GMAT 会计从业 初中级会计 证券从业 银行从业 日语 法语 韩语 德语 俄语 西班牙语 文艺小说等全国各大出版社丛书……
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
作/译者:马建国 孟宪元 出版社:清华大学出版社
FPGA现代数字系统设计
出版日期:2010年04月
ISBN:9787302215394 [十位:7302215391]
页数:431      
定价:¥43.00
店铺售价:¥13.00 (为您节省:¥30.00
店铺库存:2
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  18986284335
本店已缴纳保证金,请放心购买!【如何赔付?】
店主推荐图书:
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《FPGA现代数字系统设计》内容提要:
由于电子产品设计技术趋向可编程的片上系统,本书以基础理论知识为纲,针对目前FPGA设计中的主流设计工具软件之一——Altera公司的QuartusⅡ,介绍了FPGA设计理论与设计方法。
全书共8章,包括: 现代数字系统设计概论、可编程逻辑器件、Verilog HDL语言、QuartusⅡ软件、数字系统的**设计与综合、基于FPGA的DSP设计、SOPC设计、设计实例。各章都安排了针对性强的思考题与练习题,并附有Verilog HDL手册、DE2开发板资料,供师生在教学中选用。
本书可作为高等院校电子、通信、自动化、计算机等专业本科生的教学参考书,也可以作为信息类各专业研究生和数字系统设计人员的参考书。
《FPGA现代数字系统设计》图书目录:
第1章 现代数字系统设计概论
1.1 概述
1.2 数字系统的层次化结构
1.2.1 开关电路级的基础——CMOS反相器
1.2.2 逻辑级的门电路
1.2.3 寄存器传输级的有限状态机
1.2.4 数字系统的系统级构成
1.2.5 复杂系统的算法级设计
1.3 数字系统设计的描述方法
1.3.1 原理图设计
1.3.2 程序设计法
1.3.3 状态机设计
1.3.4 IP模块使用
1.3.5 基于平台的设计方法
1.3.6 电子系统级——ESL设计
1.4 IP技术
1.4.1 IP知识产权模块
1.4.2 IP模块的种类与应用
1.4.3 片上系统和IP核复用
1.5 SOC技术
1.5.1 SOC基本概念
1.5.2 SOC与SOC设计技术
1.5.3 SOC芯片设计方法
1.5.4 SOC平台设计方法
1.5.5 软/硬件协同设计方法
1.6 利用FPGA平台实现片上系统
1.6.1 平台级FPGA的特点
1.6.2 在线可“重构”技术
小结
习题
第2章 可编程逻辑器件
2.1 概述
2.1.1 可编程逻辑器件概述
2.1.2 可编程逻辑器件分类
2.2 CPLD的结构和工作原理
2.2.1 简单可编程逻辑器件原理
2.2.2 CPLD的结构和工作原理
2.3 逻辑级FPGA的结构和工作原理
2.3.1 可编程逻辑单元
2.3.2 可编程布线通道
2.3.3 可编程逻辑I/O单元
2.4 系统级FPGA的结构和工作原理
2.4.1 片上块RAM及接口
2.4.2 数字时钟管理
2.4.3 系统级I/O
2.5 平台级FPGA的结构和工作原理
2.5.1 乘法器
2.5.2 DSP硬核
2.5.3 高速串行接口
2.6 FPGA的配置
2.6.1 FPGA配置方式
2.6.2 FPGA配置流程
小结
习题
第3章 Verilog硬件描述语言
3.1 硬件描述语言概述
3.1.1 硬件描述语言特点
3.1.2 层次化设计
3.2 Verilog HDL程序的基本结构
3.2.1 模块结构分析
3.2.2 模块的实例化
3.3 Verilog HDL词法、数据类型和运算符
3.3.1 词法约定
3.3.2 数据类型
3.3.3 运算符
3.4 Verilog HDL行为语句
3.4.1 赋值语句
3.4.2 顺序块和并行块语句
3.4.3 结构说明语句
3.4.4 条件语句
3.4.5 循环语句
3.4.6 系统任务和系统函数
3.4.7 编译预处理命令
3.4.8 Verilog HDL可综合设计
3.5 Verilog HDL设计举例
3.5.1 组合电路设计
3.5.2 时序电路设计
3.5.3 数字系统设计
3.6 Testbench文件与设计
小结
习题
第4章 Quartus Ⅱ开发软件
第5章 数字系统的**设计与综合
第6章 FPGA DSP系统设计
第7章 可编程片上系统SOPC设计
第8章 综合设计实例
附录A Altera DE2开发板说明
附录B Verilog HDL(IEEE 1364—2001)关键词表及说明
附录C 英文缩写词
参考文献