网站购物车   | 店铺购物车  
店铺平均得分:99.85 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 4 2 4 2 4 14 5338
本店铺共有 0 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
店主称呼:优学悦书店   联系方式:购买咨询请联系我  18079558195    地址:江西省 九江市 共青城市 甘露镇双塘
促销广告:经营大学正版旧教材教辅以及考试类图书
图书分类
店铺公告
由于旧书库存不准确经常断货,若超过48小时未发货或超48小时无物流,请取消订单,客服会尽快给您处理。
店铺介绍
小店是多仓发货,购买多种时会分仓多物流发货,不指定快递。由于旧书库存不准确经常断货(超48小时未发货,请申请退款),为保证您的利益,下单后请及时关注平台上的“在线交谈”信息或务必加QQ:1149497861确定发货事宜。二手书不附带小册子光盘之类的附加资料。
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
作/译者:潘松.黄继业 出版社:清华大学出版社
EDA 技术与VHDL(第3版)
出版日期:2009年09月
ISBN:9787302209799 [十位:7302209790]
页数:391      
定价:¥35.00
店铺售价:¥4.00 (为您节省:¥31.00
店铺库存:3
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  18079558195
本店已缴纳保证金,请放心购买!【如何赔付?】
店主推荐图书:
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《EDA 技术与VHDL(第3版)》内容提要:
本书系统地介绍了eda技术幂fivhdl硬件描述语言,将vhdl的基础知识、编程技巧和实用方法与实际工程开发技术在先进的eda软件设计平台——quartusll 9.0和硬件平台——cyclone iii fpga上很好地结合起来,使读者能通过本书的学习迅速了解并掌握eda技术的基本理论和工程开发实用技术,并为后续的深入学习和发展打下坚实的理论与实践基础。 依据高校课堂教学和实验操作的规律与要求,并以提高学生的实际工程设计能力和自主创新能力为目的,全书内容作了恰当的编排,共分6个部分:eda技术的概述;fpga/cpld器件的结构原理;vhdl实用技术;quartus及ip核的详细使用方法;基于vhd的16位opu设计技术;基于matlab和dsp bui ider平台的详细jeda设计技术和大量实用系统设计示例。除个别章节外,各章都安排了相应的习题和针对性强的实验和设计示例。书中列举的vhdl示例,都经编译通过或经硬件测试。 本书主要面向高等院校本、专科eda技术和vhdl语言基础课,**作为电子工程、通信、工业自动化、计算机应用技术、电子对抗、仪器仪表、数字信号或图像处理等学科专业
《EDA 技术与VHDL(第3版)》图书目录:
第1章 概述
1.1 电子设计自动化技术及其发展
1.2 电子设计自动化应用对象
1.3 vhdl
1.4 eda的优势
1.5 面向fpga的开发流程
1.5.1 设计输入
1.5.2 综合
1.5.3 布线布局(适配)
1.5.4 仿真
1.5.5 下载和硬件测试
1.6 quartus ii概述
1.7 ip核
1.8 eda技术的发展趋势
第2章 pld硬件特性与编程技术
2.1 pld概述
2.1.1 pld的发展历程
2.1.2 pld的分类
2.2 低密度pld可编程原理
2.2.1 电路符号表示
2.2.2 prom
2.2.3 pla
2.2.4 pal
2.2.5 gal
2.3 cpld的结构与可编程原理
2.4 fpga的结构与工作原理
2.4.1 查找表逻辑结构
2.4.2 cyclone系列器件的结构与原理
2.5 硬件测试技术
2.5.1 内部逻辑测试
2.5.2 jtag边界扫描测试
2.6 fpga/cpld产品概述
2.6.1 lattice公司cpld器件系列
2.6.2 xilinx公司的fpga和cpld器件系列
2.6.3 altera公司的fpga和cpld器件系列
2.6.4 actel公司的fpga器件
2.6.5 altera公司的fpga配置方式与配置器件
2.7 编程与配置
2.7.1 jtag方式的在系统编程
2.7.2 使用pc并行口配置fpga
2.7.3 fpga配置器件
第3章 vhdl基础
3.1 vhdl基本语法
3.1.1 组合电路描述
3.1.2 vhdl结构
3.2 时序电路描述
3.2.1 d触发器
3.2.2 时序描述vhdl规则
3.2.3 时序电路的不同表述方法
3.3 全加器的vhdl描述
3.3.1 半加器描述
3.3.2 case语句
3.3.3 例化语句
3.4 计数器设计
3.5 一般计数器的vhdl设计方法
3.5.1 相关语法
3.5.2 程序功能分析
3.5.3 移位寄存器设计
3.6 数据对象
3.6.1 常数
3.6.2 变量
3.6.3 信号
3.6.4 进程中的信号赋值与变量赋值
3.7 if语句概述
3.8 进程语句归纳
3.8.1 进程语句格式
3.8.2 进程结构组成
3.8.3 进程要点
3.9 并行赋值语句概述
3.10 双向和三态电路信号赋值
……
第4章 quartus ii使用方法
第5章 vhdl状态机
第6章 16位cpu设计
第7章 vhdl语句
第8章 vhdl结构
第9章 dsp builder设计初步
第10章 dsp builder设计深入
附录a eda实验系统简介
参考文献