出版日期:2007年04月
ISBN:9787121040153
[十位:7121040158]
页数:304
定价:¥25.80
店铺售价:¥9.90
(为您节省:¥15.90)
店铺库存:1
本
![](/images/new1/loading1.gif)
正在处理购买信息,请稍候……
我要买:
本
* 如何购买
联系店主:
![](https://chat.youlu.net/online.aspx?memberid=96997&r=1739045721)
13556043787
店主推荐图书:
-
¥8.80
-
¥11.00
-
¥20.00
-
¥4.40
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2024-01-29 15:08:39]
壮*
昆明市
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2024-01-26 18:15:17]
姚**
西安市
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2023-10-22 14:38:08]
王**
广州市
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2023-06-17 20:08:54]
覃**
铜仁市
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2023-03-13 23:20:23]
杨**
广州市
《EDA技术与应用(第2版)》内容提要:
EDA是当今世界上*先进的电子电路设计技术,其重要作用逐步被我国的产业界、科技界和教育界认可。本书共7章,包括EDA技术的基本知识、EDA工具软件的使用方法、VHDL、Verilog HDL、常用EDA工具软件、可编程逻辑器件和EDA技术的应用。另外,附录部分介绍康芯GW48、伟福EDA6000和友晶DE2等EDA实验开发系统的使用方法,供具有不同实验设备的读者学习或参考。
《EDA技术与应用(第2版)》图书目录:
第1章 EDA技术概述
1.1 EDA技术及发展
1.2 EDA设计流程
1.2.1 设计准备
1.2.2 设计输入
1.2.3 设计处理
1.2.4 设计校验
1.2.5 器件编程
1.2.6 器件测试和设计验证
1.3 硬件描述语言
1.3.1 VHDL
1.3.2 Verilog HDL
1.3.3 AHDL
1.4 可编程逻辑器件
1.5 常用EDA工具
1.5.1 设计输入编辑器
1.5.2 仿真器
1.5.3 HDL综合器
1.5.4 适配器(布局布线器)
1.5.5 下载器(编程器)
本章小结
思考题和习题
第2章 EDA工具软件的使用方法
2.1 QuartusⅡ软件的安装
2.2 QuartusⅡ软件的主界面
2.3 QuartusⅡ的图形编辑输入法
2.3.1 编辑输入图形设计文件
2.3.2 编译设计文件
2.3.3 仿真设计文件
2.3.4 编程下载设计文件
2.4 MAX+PLUSⅡ设计项目的转换
2.5 QuartusⅡ宏功能模块的使用方法
2.5.1 设计原理
2.5.2 编辑输入顶层设计文件
2.5.3 仿真顶层设计文件
2.5.4 硬件验证与测试
2.5.5 图形文件的转换
2.6 嵌入式锁相环宏功能模块的使用方法
2.7 设计优化
2.7.1 面积与速度的优化
2.7.2 时序约束与选项设置
2.7.3 Fitter设置
2.8 QuartusⅡ的RTL阅读器
本章小结
思考题和习题
第3章 VHDL
3.1 VHDL设计实体的基本结构
3.1.1 库、程序包
3.1.2 实体
3.1.3 结构体
3.1.4 配置
3.1.5 基本逻辑器件的VHDL描述
3.2 VHDL语言要素
3.2.1 VHDL文字规则
3.2.2 VHDL数据对象
3.2.3 VHDL数据类型
3.2.4 VHDL的预定义数据类型
3.2.5 IEEE预定义的标准逻辑位和矢量
3.2.6 用户自定义数据类型方式
3.2.7 VHDL操作符
3.2.8 VHDL的属性
3.3 VHDL的顺序语句
3.3.1 赋值语句
3.3.2 流程控制语句
3.3.3 WAIT语句
3.3.4 ASSERT(断言)语句
3.3.5 NULL(空操作)语句
3.4 并行语句
3.4.1 PROCESS(进程)语句
3.4.2 块语句
3.4.3 并行信号赋值语句
3.4.4 子程序和并行过程调用语句
3.4.5 元件例化(COMPONENT)语句
3.4.6 生成语句
3.5 VHDL的库和程序包
3.5.1 VHDL库
3.5.2 VHDL程序包
3.6 VHDL设计流程
3.6.1 编辑VHDL源程序
3.6.2 设计8位计数显示译码电路顶层文件
3.6.3 编译顶层设计文件
3.6.4 仿真顶层设计文件
3.6.5 下载顶层设计文件
本章小结
思考题和习题
第4章 Verilog HDL
4.1 Verilog HDL设计模块的基本结构
4.1.1 模块端口定义
4.1.2 模块内容
4.2 Verilog HDL的词法
4.2.1 空白符和注释
4.2.2 常数
4.2.3 字符串
4.2.4 标识符
4.2.5 关键词
4.2.6 操作符
4.2.7 Verilog HDL数据对象
4.2.8 系统任务和系统函数
4.2.9 编译指令
4.3 Verilog HDL的语句
4.3.1 赋值语句
4.3.2 条件语句
4.3.3 循环语句
4.3.4 结构声明语句
4.3.5 语句的顺序执行与并行执行
4.4 不同抽象级别的Verilog HDL模型
4.4.1 Verilog HDL门级描述
4.4.2 Verilog HDL的行为级描述
4.4.3 用结构描述实现电路系统设计
4.5 Verilog HDL设计流程
4.5.1 编辑Verilog HDL源程序
4.5.2 设计BCD数加法器电路顶层文件
4.5.3 编译顶层设计文件
4.5.4 仿真顶层设计文件
4.5.5 下载顶层设计文件
本章小结
思考题和习题
第5章 常用EDA工具软件
5.1 MAX+PLUSⅡ
5.1.1 MAX+PLUSⅡ的安装
5.1.2 MAX+PLUSⅡ的原理图输入设计法
5.1.3 原理图输入法的层次化设计
5.1.4 MAX+PLUSⅡ老式宏函数的应用
5.1.5 MAX+PLUSⅡ强函数的应用
5.2 ModelSim
5.2.1 ModelSim的安装
5.2.2 ModelSim的使用方法
5.2.3 ModelSim与MAX+PLUSⅡ及QuartusⅡ的接口
5.2.4 ModelSim交互命令方式仿真
5.2.5 ModelSim批处理工作方式
5.3 基于Matlab/DSP Builder的DSP模块设计
5.3.1 设计原理
5.3.2 建立Matlab设计模型
5.3.3 Matlab模型仿真
5.3.4 SignalCompiler使用方法
5.3.5 使用ModelSim进行RTL级仿真
5.3.6 使用QuartusⅡ实现时序仿真
5.3.7 硬件实现与测试
5.3.8 DSP Builder的层次设计
本章小结
思考题和习题
第6章 可编程逻辑器件
6.1 PLD的基本原理
6.1.1 PLD的分类
6.1.2 阵列型PLD
6.1.3 现场可编程门阵列FPGA
6.1.4 基于查找表(LUT)的结构
6.2 PLD的设计技术
6.2.1 PLD的设计方法
6.2.2 在系统可编程技术
6.2.3 边界扫描技术
6.3 PLD的编程与配置
6.3.1 CPLD的ISP方式编程
6.3.2 使用PC的并口配置FPGA
本章小结
思考题和习题
第7章 EDA技术的应用
7.1 组合逻辑电路设计应用
7.1.1 运算电路设计
7.1.2 编码器设计
7.1.3 译码器设计
7.1.4 数据选择器设计
7.1.5 数据比较器设计
7.1.6 ROM的设计
7.2 时序逻辑电路设计应用
7.2.1 触发器设计
7.2.2 锁存器设计
7.2.3 移位寄存器设计
7.2.4 计数器设计
7.2.5 随机读写存储器RAM的设计
7.3 EDA技术综合应用
7.3.1 4位十进制频率计设计
7.3.2 数字相关器的设计
7.3.3 HDB3码编码器与解码器的设计
7.3.4 步进电机控制电路的设计
本章小结
思考题和习题
附录A GW48 EDA系统使用说明
A.1 GW48教学实验系统原理与使用介绍
A.1.1 GW48使用注意事项
A.1.2 GW48主板结构与使用方法
A.2 实验电路结构图
A.2.1 实验电路信号资源符号图说明
A.2.2 各实验电路结构图特点与适用范围
A.2.3 GW48结构图信号名与芯片引脚对照表
附录B EDA6000实验开发系统
B.1 EDA6000的特点
B.2 EDA6000的使用方法
B.2.1 EDA6000的硬件结构
B.2.2 EDA6000软件平台的使用方法
附录C Altera DE2开发板使用方法
C.1 Altera DE2开发板的结构
C.2 DE2开发板的实验模式与目标芯片的引脚连接
C.3 DE2开发板实验的操作
C.3.1 编辑
C.3.2 编译
C.3.3 仿真
C.3.4 引脚锁定
C.3.4 编程下载
C.3.5 硬件验证
C.4 DE2开发板的控制嵌板
C.4.1 打开控制嵌板
C .4.2 设备检测
附录D QuartusⅡ的宏函数和强函数
D.1 宏函数
D.2 强函数
参考文献