网站购物车   | 店铺购物车  
店铺平均得分:99.66 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 7 0 1 1 10 26 2737
本店铺共有 0 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
店主称呼:田女士   联系方式:购买咨询请联系我  13841161209    地址:辽宁省 大连市 甘井子区 百合山庄
促销广告:保证正版,真实库存。不接急单,48小时内发货。满39包邮。
图书分类
店铺公告
本店所有图书均回收自大学校园,保证正版二手,满3本包邮,择优发货,敬请放心。
店铺介绍
本店书店2009年开始营业,实体店铺位于大连海事大学。网店位于大连甘井子区百合山庄,有图书库存60吨左右,有大量医学,航海轮机类,机械,法律等等图书。二手书籍保证正版,成色好,但是光盘一般都遗失掉了。如果有大量批发或者班级团体订购,价格更低,欢迎电话咨询。
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
作/译者:赵科 出版社:电子工业出版社
基于Verilog HDL的数字系统设计与实现
出版日期:2019年02月
ISBN:9787121357138 [十位:7121357135]
页数:240      
定价:¥39.80
店铺售价:¥5.60 (为您节省:¥34.20
店铺库存:144
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  13841161209
本店已缴纳保证金,请放心购买!【如何赔付?】
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《基于Verilog HDL的数字系统设计与实现》内容提要:
本书基本上以语言为基础,循序渐进设计数字电路,并*终完成复杂数字系统,*终通过本书的学习可以独立进行FPGA设计,完成数字系统设计。书中讲解项目设计时,任务明确、条理清晰、结构规范、系统性强,并对硬件电路的进行优化设计,进行仿真验证,锻炼了硬件电路设计技巧,注重工程实践和实际应用,对初学者来说是一本很好的学习教材,对工程技术人员又是一本很好的参考资料。
《基于Verilog HDL的数字系统设计与实现》图书目录:
目 录 **部分 基础篇 第1章 硬件开发平台及集成开发平台2 1.1 FPGA原理及介绍2 1.1.1 FPGA结构及原理2 1.1.2 FPGA芯片介绍7 1.2 硬件开发平台10 1.2.1 硬件平台介绍10 1.2.2 硬件接口电路11 1.2.3 开发板引脚定义14 1.3 集成开发环境Vivado17 1.3.1 Vivado套件介绍18 1.3.2 Vivado开发流程18 1.3.3 生成和下载PROM文件35 第2章 Verilog HDL语言基础37 2.1 模块结构37 2.1.1 硬件描述语言简介37 2.1.2 Verilog 基本模块结构38 2.2 基本语法39 2.2.1 基本语法规则39 2.2.2 常量及其表示41 2.2.3 变量及其数据类型44 2.2.4 表达式48 2.2.5 运算符及其优先级48 2.3 描述方式52 2.3.1 结构化描述52 2.3.2 数据流描述54 2.3.3 行为描述56 2.3.4 描述形式与电路建模69 2.4 逻辑仿真70 2.4.1 Testbench简介70 2.4.2 激励信号70 2.4.3 系统自定义函数和任务75 第二部分 入门篇 第3章 组合逻辑电路设计86 3.1 编码器86 3.1.1 普通编码器86 3.1.2 优先编码器87 3.2 译码器91 3.2.1 二进制译码器92 3.2.2 显示译码器93 3.3 数据选择器94 3.3.1 二选一数据选择器94 3.3.2 四选一数据选择器95 3.4 数据分配器97 3.5 数值比较器98 3.6 加法器99 3.7 算术逻辑单元100 第4章 时序逻辑电路设计103 4.1 时序逻辑电路建模基础103 4.2 锁存器和触发器建模103 4.2.1 8位D锁存器104 4.2.2 D触发器105 4.2.3 异步置位和复位D触发器106 4.2.4 同步置位和复位D触发器108 4.2.5 异步复位和置位JK触发器109 4.2.6 阻塞赋值和非阻塞赋值111 4.3 寄存器建模113 4.3.1 普通寄存器113 4.3.2 移位寄存器114 4.4 计数器建模115 4.4.1 同步四位二进制加计数器115 4.4.2 异步4位二进制加计数器117 4.4.3 非二进制加计数器119 4.4.4 分频器120 第三部分 提高篇 第5章 时序状态机设计123 5.1 有限状态机123 5.2 状态机设计实例124 第6章 原理图设计及IP调用132 6.1 原理图设计132 6.2 IP调用132 6.2.1 创建新封装IP的设计工程132 6.2.2 添加新封装IP的设计源文件133 6.2.3 定制封装IP134 6.2.4 调用用户封装IP136 6.2.5 系统行为级仿真138 6.2.6 系统验证139 第7章 常用接口电路设计141 7.1 LED显示控制141 7.2 数码管显示控制144 7.3 按键控制153 7.4 脉冲信号产生电路157 7.5 序列检测器158 第四部分 应用篇 第8章 复杂数字电路系统设计162 8.1 简易数字钟设计162 8.2 简易万年历设计165 8.3 交通灯控制器设计172 8.4 频率计设计176 8.5 密码锁设计182 8.6 抢答器设计189 8.7 简易信号发生器设计193 8.8 数字电压表设计205 8.9 温湿度测量电路设计214 第9章 实验与设计223 9.1 含有异步清零、同步使能的十进制可逆计数器设计223 9.2 双向移位寄存器设计224 9.3 数码管动态扫描显示电路设计224 9.4 键盘显示电路设计225 9.5 电子日历和电子时钟设计226 9.6 反应测量仪设计227 9.7 出租车模拟计价器设计228 9.8 具有4种信号灯的交通灯控制器设计229 9.9 拔河游戏机设计230 参考文献232
《基于Verilog HDL的数字系统设计与实现》作者介绍:
赵科,2006-至今,大连交通大学任教,主要负责《电子设计自动化(EDA)》方向的教研工作,2014年主持校内教改项目《电子设计自动化(EDA)》课程评价与考核改革专项;2015年获大连交通大学第九届青年教师教学评比**奖。