出版日期:2010年12月
ISBN:9787040306965
[十位:7040306964]
页数:415
定价:¥38.80
店铺售价:¥7.70
(为您节省:¥31.10)
店铺库存:5
本
正在处理购买信息,请稍候……
我要买:
本
* 如何购买
联系店主:
18339167916
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2024-11-15 10:03:12]
林**
珠海市
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2024-11-12 12:42:51]
吴**
厦门市
-
100分
满分
买家很懒,没有填写任何评论!
[2024-11-12 01:32:18]
区**
广州市
-
90分
优秀
不错
[2024-11-05 18:15:19]
1天后追加:好
排**
贵阳市
-
100分
满分
确认收货后30天未评价,系统默认好评!
[2024-10-23 09:08:44]
高*
深圳市
《数字逻辑电路(第二版)》内容提要:
《数字逻辑电路(第2版)》是普通高等教育“十一五”**级规划教材,是在《数字逻辑电路(第2版)》**版**的基础上修订而成的。全书共有11章内容:数字逻辑的基础知识,晶体管开关及门电路,组合逻辑电路,集成触发器,时序逻辑电路,中规模集成时序逻辑电路及其应用,存储器与可编程逻辑器件,硬件描述语言VHDL,可测性设计及边界扫描技术,波形变换与产生电路,数模与模数转换。
本课程是电子信息类专业的主要技术基础课。书中内容的基础理论部分深入浅出,注重实践性,备有大量例题和习题。《数字逻辑电路(第2版)》采用**标准图形符号,在出现符号的地方对其所表示的意义进行简要地解释,读者存学习《数字逻辑电路(第2版)》过程的同时逐渐学会识读常用的逻辑符号。
《数字逻辑电路(第2版)》适合高等工科院校电子信息、通信、自动化等专业作为技术基础课教材,也可供其他相关专业选用和社会读者阅读。
《数字逻辑电路(第二版)》图书目录:
第1章 数字逻辑的基础知识
引言
1.1 数字电路的信号
1.1.1 模拟量与数字量
1.1.2 数字电路及其信号
1.2 数字电路所用的数制
1.2.1 二进制数
1.2.2 十进制数和二进制数的互相转换
1.2.3 八进制数和十六进制数
1.3 数字电路常用的码制与编码
1.3.1 原码、反码和补码
1.3.2 BCE)码(二一十进制编码)
1.3.3 格雷(Gray)码
1.4 逻辑代数基本知识
1.4.1 基本运算
1.4.2 复合运算
1.4.3 逻辑代数的定律
1.4.4 逻辑函数的标准形式
1.4.5 逻辑函数的化简
本章小结
思考题及习题
第2章 晶体管开关及门电路
引言
2.1 晶体管的开关特性及简单门电路
2.1.1 二极管的开关特性
2.1.2 双极晶体管的开关特性
2.1.3 MOS管的开关特性
2.1.4 分立元件构成的门电路
2.2 TTL集成门电路
2.2.1 TTL与非门的电路结构与工作原理
2.2.2 TTL与非门的特性
2.2.3 其他类型TTL门电路
2.2.4 TTL集成电路的系列产品
2.3 其他类型双极型数字集成电路
2.3.1 ECL(发射极耦合逻辑)门电路
2.3.2 I2L(集成注入逻辑)门电路
2.4 CMOS集成门电路
2.4.1 CMOS反相器的电路结构和工作原理
2.4.2 CMOS反相器的输入特性和输出特性
2.4.3 其他CMOS集成门电路
2.4.4 TTL电路与CMOS电路的连接
2.4.5 低电压CMOS电路及逻辑电平转换器
2.4.6 CMOS集成电路系列产品
2.4.7 CMOS集成电路使用注意事项
本章小结
思考题及习题
第3章 组合逻辑电路
引言
3.1 组合逻辑电路的一般分析与设计
3.1.1 组合电路的一般分析
3.1.2 组合逻辑电路的设计(用门电路)
3.2 常用组合逻辑电路及其中规模集成器件
3.2.1 加法器
3.2.2 编码器
3.2.3 译码器及数据分配器
3.2.4 数据选择器
3.2.5 图案移位嚣
3.2.6 数码比较器
3.2.7 奇偶校验码的产生器/校验器
3.3 用中规模集成器件设计组合逻辑电路
3.3.1 用数据选择器实现组合逻辑电路
3.3.2 用译码器、加法器实现组合逻辑电.路
3.4 组合逻辑电路的冒险
3.4.1 竞争与冒险现象
3.4.2 冒险现象的判断、避免及消除
本章小结
思考题及习题
第4章 集成触发器
引言
4.1 基本RS触发器
4.1.1 用与非门构成的基本RS触发器
4.1.2 用或非门构成的基本RS触发器
4.1.3 关于触发信号
4.2 同步RS触发器
4.2.1 电路的组成和工作原理
4.2.2 带异步置位、复位端的同步RS触发器
4.2.3 同步RS触发器的工作波形
4.2.4 关于触发器的空翻现象
4.3 主从延迟型JK触发器
4.3.1 主从延迟型JK触发器的结构和工作原理
4.3.2 主从延迟型JK触发器的功能描述.
4.3 集成主从延迟型JK触发器CT74LS72
4.4 边沿型D触发器
4.4.1 维持阻塞型D触发器的组成和工作原理
4.4.2 D触发器的功能描述
4.4.3 集成双D触发器CT74LS74
4.4.4 CMOS主从结构数据锁定型D触发器
4.5 边沿型JK触发器
14.6 触发器的类型
4.6.1 T触发器和T触发器
4.6.2 使能触发器
4.6.3 D和JK触发器之间的逻辑关系
4.7 各类触发器的开关工作特性及
抗干扰能力比较
本章小结
思考题及习题
第5章 时序逻辑电路
引言
5.1 时序逻辑电路概述
5.2 时序逻辑电路的一般分析
5.3 锁存器、寄存器、移位寄存器
5.3.1 锁存器
5.3.2 数码寄存器
5.3.3 移位寄存器
5.4 计数器
5.4.1 同步计数器
5.4.2 异步计数器
5.4.3 移存型计数器
5.5 时序逻辑电路的设计
5.5.1 建立原始状态图和原始状态表
5.5.2 状态化筒
5.5.3 状态分配
5.5.4 状态转移和激励列表
5.5.5 激励方程和输出方程
5.5.6 画出逻辑图
5.5.7 设计再举例
5.5.8 输出与输入之间的关系
5.5.9 自启动与非自启动
5.5.10 异步时序电路的设计
5.5.11 输出方波的奇数分频器
5.6 序列信号发生器
5.6.1 移存器型序列信号发生器
5.6.2 计数器型序列信号发生器
5.6.3 LFSR(线性反馈移存器)型序列
信号发生器
本章小结
思考题及习题
第6章 中规模集成时序逻辑电路及其
应用
引言
6.1 锁存器、寄存器、移位寄存器
6.1.1 锁存器
……
第7章 存储器与可编程逻辑器件
第8章 硬件描述语言VHDL
第9章 可测性设计及边界扫描技术
第10章 波形变换与产生电路
第11章 数模与模数转换
主要参考文献