网站购物车   | 店铺购物车  
店铺平均得分:99.81 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 3 0 1 0 8 29 3433
本店铺共有 0 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
店主称呼:拾光   联系方式:购买咨询请联系我  15974791540    地址:湖南省 长沙市 望城区 书堂山
促销广告:正版二手 八五成新左右 ,多仓发货,多本可优惠,可开发票,急单慎重,最好先咨询。
图书分类
店铺公告
提交订单后,在“入驻店铺订单”内查看。
多本可优惠,具体联系客服。

正版二手书籍,八五成新左右,发货以后品相问题不退货退款,买家原因造成的退货退款拒收,都需要买家承担相应的运费。
确认后的订单在入驻店铺订单里找;确认后请及时付款,长时间未付款书籍也会被别人买走。店铺二手书默认不含CD,有CD的我们会附赠的,购买套装的请联系客服,低价是一本书的价格。
多本书籍多仓寄出,请耐心等待,有问题最好电话或者短信联系。

电话或微信:15974791540
店铺介绍
找书具体联系客服。
多本多仓发货,不指定快递,具体看公告
咨询,找书,售后都打电话加微信,QQ上不了
订单在入驻店铺订单查看
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
微处理器与外设大学教程(第2版)
出版日期:2009年01月
ISBN:9787302189114 [十位:7302189110]
页数:681      
定价:¥79.80
店铺售价:¥37.30 (为您节省:¥42.50
店铺库存:1
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  15974791540
本店已缴纳保证金,请放心购买!【如何赔付?】
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《微处理器与外设大学教程(第2版)》内容提要:
本书以全新的视角详述了**微处理器的原理和应用,内容详实,图表丰富。首先从微处理器的基本概念出发,在讲述其设计思想和体系结构的同时,**介绍它在各种微处理器系统设计中的**应用。每部分内容既有具体的电路示例,又有完整的设计分析,还包括许多实用的设计技巧。
本书既可作为高等院校计算机专业及相关专业本科生、研究生的经典教材,也可作为微处理器系统设计工程师案头**的实践参考手册。
《微处理器与外设大学教程(第2版)》图书目录:
第1章 微处理器:8086,8088——体系结构、引脚图和时序图
1.1 8086的寄存器组织
1.1.1 数据寄存器
1.1.2 段寄存器
1.1.3 指针和变址寄存器
1.1.4 标志寄存器
1.2 体系结构
1.2.1 存储分段
1.2.2 标志寄存器
1.3 8086的信号描述
1.4 物理存储器组织
1.5 一般总线操作
1.6 I/O寻址能力
1.7 特殊的微处理器行为
1.7.1 微处理器的复位和初始化
1.7.2 停机
1.7.3 测试和同步外部信号
1.7.4 系统总线的导出
1.8 *小模式下的8086系统和时序
1.9 *大模式下的8086系统和时序
1.10 8088微处理器
1.10.1 8088的体系结构和信号描述
1.10.2 8088总线的导出
1.10.3 8088系统的一般时序
1.10.4 8086和8088的比较
1.11 小结
1.12 习题
第2章 8086,8088指令集和汇编命令
2.1 机器语言指令格式
2.2 8086的寻址方式
2.3 8086/8088指令集
2.3.1 数据复带U/4#送指令
2.3.2 算术指令
2.3.3 逻辑指令
2.3.4 串操作指令
2.3.5 控制转移与分支指令
2.3.6 无条件分支指令
2.3.7 条件转移指令
2.3.8 标志处理指令与处理器控制指令
2.4 汇编命令与操作符
2.5 小结
2.6 习题
第3章 8086/8088汇编语言程序设计思想
3.1 一些机器语言级程序
3.2 源程序到机器码的转变
3.3 利用汇编器进行程序设计
3.3.1 程序的创建
3.3.2 程序的汇编
3.3.3 程序的链接
3.3.4 程序的调试
3.4 汇编语言示例程序
3.4.1 如何编写汇编语言程序
3.4.2 通过DOS功能调用来使用IBM微型计算机资源的程序
3.5 小结
3.6 习题
第4章 专有体系结构特征及相关编程
4.1 堆栈简介
……
第5章 基本外设及其与8086/8088的接口
第6章 DMA、软盘和CRT控制器
第8章 多处理器系统
第9章 80286-80287——具有存储管理和保护功能的微处理器
第10章 80386-80387和80486——32位处理器
第11章 微处理器体系结构的*新发展——从Pentium开始的旅程
第12章 Pentium4-21世纪产生的微处理器
第13章 RISC体系结构概述
第14章 基于微处理器的铝冶炼控制系统
第15章 基于微处理器的模式
第16章 设计一个电子称量台
第17章 微控制器8051和80196简介
附录A 指令集一览
附录B DOS功能调用:INT21H
附录C 8051指令集一览
《微处理器与外设大学教程(第2版)》文章节选:
第1章 微处理器:8086/8088——体系结构、引脚图和时序图
1.4 物理存储器组织
在8086系统中,1MB大小的存储空间从物理上被分成两个存储体,每个存储体为512KB,可以并行地被微处理器访问。奇地址字节通过数据总线的D7-D0传输,而偶地址字节通过数据总线的Dl5-D8传输。处理器提供了两个使能引脚,BHE和A0,通过这两个使能引脚来确定总线上传输数据的类型,是单纯地传输奇地址数据、偶地址数据还是两者一起。指令流是通过字形式从存储器获得的,然后根据需要在微处理器内部进行字节选择。换句话说,微处理器通过字形式访存时得到的数据类型组合可能是:
(1)两个字节都是操作数。
(2)两个字节都是操作码。
(3)一个操作码,一个操作数。
所有这些可能性都在译码电路中被检测以区分访存得到的数据是操作数还是操作码。译码电路根据操作码产生控制和时序单元的输入信号,然后由时序单元产生指令执行过程所需的所有信号。
当进行字数据访问时,BIU需要一个或者两个访存周期,这取决于访存单元的始地址是奇数还是偶数。在始地址是偶数的情况下,访存的速度较快,读写访存周期都为一个周期。假如始地址为奇数,那么微处理器需要首先读写字数据的低字节,然后读写高字节,因此需要两个访存周期。在进行堆栈初始化时,应该注意保证堆栈的栈底地址为偶数以加快堆栈操作。
……