网站购物车   | 店铺购物车  
店铺平均得分:99.69 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 6 1 2 1 5 15 2437
本店铺共有 0 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
店主称呼:李老师   联系方式:购买咨询请联系我  17335588169    地址:重庆 重庆市 北碚区 重庆市 北碚区天生路2号 西南大学 北碚校区
促销广告:买书,就上特惠教材旧书店
图书分类
店铺公告
温馨提醒:


本店销售的图书均为正版二手图书,品相八成新左右 ,无破损无缺页,内页会有不同程度的笔记划线,介意者慎买!合作快递韵达,邮政,圆通等多仓发货。付款后正常三天内发货,收到书有任何问题均可联系在线客服给您满意处理。 祝您学业有成 购物愉快!

(另由于是旧书,随书附带的光盘等资料不保证会有哦!)

PS:订单已发货,由于买家原因:买错,不需要,其他,都需要承担发货快递费用,申请金额为书费,减去运费, 书籍拒收回来,收到后同意退款亲,因为我们发货也是需要给快递公司快递费用的,谁的责任谁承担!!!!
店铺介绍
温馨提醒:

本店销售的图书均为正版二手图书,品相八成新左右 ,无破损无缺页,内页会有不同程度的笔记划线,介意者慎买!合作快递韵达,邮政,圆通等多仓发货。付款后正常三天内发货,收到书有任何问题均可联系在线客服给您满意处理。 祝您学业有成 购物愉快!

(另由于是旧书,随书附带的光盘等资料不保证会有哦!)
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
数字逻辑基础与Verilog硬件描述语言
出版日期:2012年08月
ISBN:9787302290971 [十位:7302290970]
页数:289      
定价:¥31.00
店铺售价:¥5.60 (为您节省:¥25.40
店铺库存:9
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  17335588169
本店已缴纳保证金,请放心购买!【如何赔付?】
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《数字逻辑基础与Verilog硬件描述语言》内容提要:
《高等院校信息技术规划教材:数字逻辑基础与Verilog硬件描述语言》在介绍数字逻辑基本概念和知识基础上,系统介绍逻辑电路的分析和设计方法,特别结合现代数字系统设计技术的发展,介绍基于硬件描述语言Verilog HDL的逻辑电路建模方法,并给出了所举实例代码及仿真结果。
全书内容分为3部分:第1-3章介绍数字逻辑的理论基础,包括数制、码制、逻辑代数基础以及硬件描述语言基础等:第4章介绍组合电路的分析方法、常用逻辑功能电路的Verrlog HDL建模方法以及典型功能模块的应用;第5-8章在分析锁存器/触发器工作原理和逻辑特性基础上,介绍同步时序电路的分析方法,分别讨论了典型和一般同步时序电路的Verilog HDL建模方法,并介绍了典型同步时序模块的应用方法。
《高等院校信息技术规划教材:数字逻辑基础与Verilog硬件描述语言》可作为计算机、物联网、自动控制、电子信息等专业的本科生教材,也可作为数字系统设计相关技术人员学习Verilog HDL建模方法的参考书。 数字逻辑基础与Verilog硬件描述语言_贾熹滨,王秀娟,魏坚华_清华大学出版社_
《数字逻辑基础与Verilog硬件描述语言》图书目录:
第1章 信息表示
1.1 数制
1.1.1 基本概念
1.1.2 常用数制的表示
1.2 不同数制间的转换
1.2.1 其他进制数转换为十进制数
1.2.2 十进制数转换为其他进制数
1.2.3 二、八、十六进制数间的转换
1.3 带符号二进制数的表示
1.3.1 真值与机器数
1.3.2 定点数与浮点数
1.3.3 原码
1.3.4 反码
1.3.5 补码
1.3.6 真值、原码、反码、补码之间的关系
1.4 编码
1.4.1 数值数据编码
1.4.2 非数值数据编码
本章小结
思考题1
习题1
第2章 逻辑代数基础
2.1 概述
2.2 逻辑代数中的基本概念
2.3 逻辑代数的基本运算
2.3.1 与运算
2.3.2 或运算
2.3.3 非运算
2.4 逻辑代数的基本定理及规则
2.4.1 逻辑代数的基本公理
2.4.2 逻辑代数的基本定理
2.4.3 逻辑代数的3个基本规则
2.5 逻辑函数的性质
2.5.1 复合逻辑
2.5.2 逻辑函数的基本表达式
2.5.3 逻辑函数的标准表达式
2.6 逻辑函数的化简
2.6.1 逻辑函数的代数化简法
2.6.2 逻辑函数的卡诺图化简法
2.6.3 具有无关项的逻辑函数及其化简
本章小结
思考题2
习题2
第3章 硬件描述语言(Verilog HDL)基础
3.1 概述
3.1.1 发展历程
3.1.2 Verilog HDL的特点
3.1.3 Verilog HDL模块化设计理念
3.2 Verilog HDL基础知识
3.2.1 Verilog HDL模块结构
3.2.2 Verilog HDL中的词法表示
3.2.3 Verilog HDL的数据类型
3.2.4 Verilog HDL的运算符
3.3 Verilog HDL模块的3种建模方式
3.3.1 Verilog HDL模块的结构描述方式
3.3.2 Verilog HDL模块的数据流描述方式
3.3.3 Verilog HDL模块的行为描述方式
本章小结
思考题3
习题3
第4章 组合电路的逻辑分析与设计
第5章 锁存器与触发器
第6章 时序电路概要和同步时序电路分析
第7章 典型同步时序电路的设计与应用
第8章 一般同步时序电路的设计
附录A 基于Quartus环境和Verilog HDL的电路设计与仿真实例
参考文献