网站购物车   | 店铺购物车  
店铺平均得分:99.86 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 4 2 4 2 4 14 5440
本店铺共有 0 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
店主称呼:优学悦书店   联系方式:购买咨询请联系我  18079558195    地址:江西省 九江市 共青城市 甘露镇双塘
促销广告:经营大学正版旧教材教辅以及考试类图书
图书分类
店铺公告
由于旧书库存不准确经常断货,若超过48小时未发货或超48小时无物流,请取消订单,客服会尽快给您处理。
店铺介绍
小店是多仓发货,购买多种时会分仓多物流发货,不指定快递。由于旧书库存不准确经常断货(超48小时未发货,请申请退款),为保证您的利益,下单后请及时关注平台上的“在线交谈”信息或务必加QQ:1149497861确定发货事宜。二手书不附带小册子光盘之类的附加资料。
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
数字逻辑(第二版)
出版日期:2005年02月
ISBN:9787312026041 [十位:7312026044]
页数:330      
定价:¥32.00
店铺售价:¥5.00 (为您节省:¥27.00
店铺库存:9
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  18079558195
本店已缴纳保证金,请放心购买!【如何赔付?】
店主推荐图书:
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《数字逻辑(第二版)》内容提要:
《数字逻辑(第2版)》系统地阐述了数字逻辑电路的分析和设计方法,主要内容包括数字电路基本概念、数制和码制、逻辑代数基础、逻辑函数的建立和化简、基本门电路、组合逻辑电路的分析与设计、触发器、时序逻辑电路的分析与设计、常用中规模逻辑器件的应用、PLD逻辑器件、脉冲的产生与整形等,通过实例介绍了HDL语言及数字系统设计方法。
本教材内容由浅入深,适用于高等院校计算机类专业“数字逻辑”课程,亦可供从事自动化、通信、仪器仪表等电子工程领域的科研和工程技术人员参考。
《数字逻辑(第二版)》图书目录:
前言
第1章 数字逻辑电路基础
1.1 数字系统基本概念
1.1.1 数字信号
1.1.2 数字电路
1.1.3 数字系统
1.1.4 数字系统中的两种运算类型
1.1.5 数字逻辑电路研究的主要问题
1.2 数制与编码
1.2.1 数制
1.2.2 数制转换
1.2.3 真值与机器数
1.2.4 常用编码
1.3 逻辑代数及其运算规则
1.3.1 三种基本逻辑
1.3.2 逻辑运算
1.3.3 逻辑代数基本定律和规则
1.4 逻辑函数的建立及其表示方法
1.4.1 逻辑函数的建立
1.4.2 逻辑函数的表示方法及其转换
1.4.3 逻辑函数的标准形式
1.5 逻辑函数的化简
1.5.1 逻辑函数的*简形式
1.5.2 逻辑函数的公式法化简
1.5.3 逻辑函数的卡诺图化简
1.5.4 具有任意项的逻辑函数的化简
1.5.5 多输出逻辑函数的化简
1.6 门电路
1.6.1 分立元件门电路
1.6.2 TTL集成门电路
1.6.3 CMOS门电路
1.6.4 门电路使用注意事项
1.6.5 数字电路接口技术
习题

第2章 组合逻辑电路
2.1 组合逻辑电路分析
2.2 组合逻辑电路设计
2.2.1 组合逻辑电路设计举例
2.2.2 输入不提供反变量的组合逻辑电路设计
2.3 编码器和译码器
2.3.1 编码器
2.3.2 译码器
2.4.其他常用的组合逻辑器件
2.4.1 全加器:
2.4.2 数字比较器
2.4.3 数据选择器
2.4.4 奇偶校验器
2.5 采用中规模逻辑器件实现组合逻辑函数
2.5.1 用数据选择器实现组合逻辑函数
2.5.2 用其他中规模逻辑器件实现组合逻辑电路
2.6 组合逻辑的冒险现象
2.6.1 冒险现象的定义
2.6.2 冒险现象的避免
习题

第3章 时序逻辑电路
3.1 时序逻辑电路概述
3.1.1 时序逻辑电路的结构
3.1.2 时序逻辑电路的分类
3.1.3 同步时序逻辑电路的描述方法
3.2 基本时序电路
3.2.1 R-S触发器
3.2.2 D触发器
3.2.3 J-K触发器
3.2.4 T触发器
3.2.5 触发器的功能变换
3.3 同步时序逻辑电路的分析
3.3.1 同步时序逻辑电路的分析方法
3.3.2 同步时序逻辑电路的分析举例
3.4 同步时序逻辑电路的设计
3.4.1 建立原始状态表
3.4.2 状态化简
3.4.3 状态分配
3.4.4 确定激励函数和输出函数
3.4.5 设计举例
3.5 寄存器
3.5.1 数码寄存器
3.5.2 移位寄存器
3.6 计数器
3.6.1 同步计数器的分析与设计
3.6.2 异步计数器的分析与设计
3.6.3 采用MSI实现任意模值计数器
3.7 脉冲异步时序电路的分析:
3.8 脉冲异步时序电路的设计
3.9 异步时序电路中的冒险
3.9.1 异步时序逻辑电路中的冒险
3.9.2 异步时序逻辑电路中的竞争
习题

第4章 可编程逻辑器件
4.1 概述
4.1.1 引言
4.1.2 PLD的发展
4.1.3 PLD的一般结构
4.1.4 PLD的电路表示法
4.1.5 PLD的分类
4.2 低密度可编程逻辑器件
4.2.1 可编程只读存储器PROM
4.2.2 可编程逻辑阵列PLA
4.2.3 可编程阵列逻辑PAL.
4.2.4 通用阵列逻辑GAL
4.3 高密度可编程逻辑器件
4.3.1 复杂的可编程逻辑器件(CPLD)
4.3.2 现场可编程门阵列(FPGA)
4.3.3 FPGA/CPLD开发应用选择
4.4 先进的编程和测试技术
4.4.1 在系统编程技术
4.4.2 边界扫描测试技术
4.4.3 应用于FPGA/CPLD的EDA开发流程
习题

第5章 脉冲波形的产生与整形
5.1 脉冲信号和脉冲电路
5.1.1 脉冲信号
5.1.2 脉冲电路
5.2 脉冲波形发生器及整形电路
5.2.1 单稳态触发器
5.2.2 施密特触发器
5.2.3 多谐振荡器
5.3 集成555定时器
5.3.1 集成555定时器的工作原理
5.3.2 集成555定时器的应用
习题

第6章 数字系统设计
6.1 数字系统设计概述
6.1.1 数字系统的基本组成
6.1.2 数字系统的设计方法
6.1.3 数字系统的设计方式
6.1.4 数字系统的实现
6.2 数字系统设计的描述工具
6.2.1 算法状态机(ASM)图
6.2.2 寄存器传输语言RTL
6.3 数字系统设计实例
6.3.1 简易数字频率计的设计
6.3.2 数字钟的设计
6.3.3 交通信号灯控制器的设计
习题

第7章 硬件描述语言基础
7.1 硬件描述语言概述
7.2 VHDL简介
7.2.1 VHDL概述
7.2.2 认识VHDL程序
7.3 VerilogHDL简介
7.3.1 VerilogHDL概述
7.3.2 认识VerilogHDL程序
7.4 其他硬件描述语言
7.4.1 ABEL-HDL简介
7.4.2 AHDL简介
7.5 使用HDL的开发流程
7.6 主要EDA平台对HDL的支持
7.6.1 Max+PlusⅡ
7.6.2 QuartusⅡ
7.6.3 Foundataion和ISE
7.6.4 ispDesignEXPERT和ispLEVER
习题
附录 部分集成芯片管脚图及其说明
参考文献