网站购物车   | 店铺购物车  
店铺平均得分:99.14 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 18 6 10 6 23 88 3677
本店铺共有 9 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
无法联系卖家
1
11%
服务态度问题
1
11%
商品问题
2
22%
发货问题
3
33%
退款问题
2
22%
已解决
9
100%
店主称呼:未付款订单不保留库存   联系方式:购买咨询请联系我  15165232901    地址:山东省 青岛市 市南区 买书加微信17660908355电话不接哦
促销广告:买书加微信17660908355电话不接哦
图书分类
店铺公告
微信:17660908355 常见问题回答如下:1.是否正版?答:正版 2.图书品相?答:原则上标十成新的是库存新书,未标明的是二手书,8成新左右,由于只能上传一种品相加上库存随时处于动态变化中,介意品相的情提前说明,一律以本店最终确认为准!图书是特殊商品,不接受无理由退货等无理要求,看好再买,不同意的不要付款!二手书默认无盘,无答案附件等,有笔记划线不影响阅读,对二手书品相介意的慎拍,我们发货按付款顺序先发品相最佳的。3.可否包邮?答:正版图书微利经营,不议价不包邮。4.邮费多少?答:提交订单,系统会提示邮费,根据书的数量,距离等决定,无法笼统回答。5.可否自提?答:无法自提。6.可以发顺丰?发到付?答:不发顺丰,不发到付。7.运输方式?答:随机不指定,以实际收到为准。无法指定快递。8.付款后多久能发货?答:一般付款第二天即可安排发出【注:非发货时限承诺】9.发货后多久能收到?答:江浙沪京津冀等周边发货后一般3,4天左右到达,偏远地区无法承诺。
店铺介绍
本店库存不断更新,敬请收藏本店。因人手有限,还有大量的书暂未上传,如未找到所需图书,可联系本店订购。微信:17660908355 QQ: 2368168282 我们一直在努力做得更好,希望得到您的大力支持和配合,谢谢您再次光临!
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
作/译者:江国强 出版社:电子工业出版社
EDA技术与应用(第3版) (内容一致,印次、封面、原价不同,统一售价,随机发货)
出版日期:2010年04月
ISBN:9787121104756 [十位:712110475X]
页数:307      
定价:¥32.00
店铺售价:¥12.80  十成新  (为您节省:¥19.20
店铺库存:12
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  15165232901
本店已缴纳保证金,请放心购买!【如何赔付?】
《EDA技术与应用(第3版) (内容一致,印次、封面、原价不同,统一售价,随机发货)》新旧程度及相关说明:
全部正版,拍下付款即可,缺货会通知,不议价,不包邮,无法指定快递,谢谢亲的理解和支持,祝亲购书愉快!
店主推荐图书:
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《EDA技术与应用(第3版) (内容一致,印次、封面、原价不同,统一售价,随机发货)》内容提要:
本书共7章,包括EDA技术概述、EDA工具软件的使用方法、VHDL、Verilog HDL、常用EDA工具软件、可编程逻辑器件和EDA技术的应用。另外,附录部分介绍伟福EDA6000和友晶DE2等EDA实验开发系统的使用方法,供具有不同实验设备的读者学习或参考。
EDA是当今世界卜*先进的电子电路设计技术,其重要作用逐步被我国的产业界、科技界和教育界认可。本书可作为高等院校工科电子类、通信信息类、自动化类专业“EDA技术”课程的教材,也可供相关专业的技术人员参考。
《EDA技术与应用(第3版) (内容一致,印次、封面、原价不同,统一售价,随机发货)》图书目录:
第1章 EDA技术概述
1.1 EDA技术及发展
1.2 EDA设计流程
1.2.1 设计准备
1.2.2 设计输入
1.2.3 设计处理
1.2.4 设计校验
1.2.5 器件编程
1.2.6 器件测试和设计验证
1.3 硬件描述语言
1.3.1 VHDL
1.3.2 Verilog HDL
1.3.3 AHDL
1.4 可编程逻辑器件
1.5 常用EDA工具
1.5.1 设计输入编辑器
1.5.2 仿真器
1.5.3 HDL综合器
1.5.4 适配器(布局布线器)
1.5.5 下载器(编程器)
.本章小结
思考题和习题
第2章 EDA工具软件的使用方法
2.1 Quartus II软件的安装
2.2 Quartus II软件的主界面
2.3 Quartus II的图形编辑输入法
2.3.1 编辑输入图形设计文件
2.3.2 编译设计文件
2.3.3 仿真设计文件
2.3.4 编程下载设计文件
2.4 MAX+PLUS II设计工程的转换
2.5 Quartus II宏功能模块的使用方法
2.5.1 设计原理
2.5.2 编辑输入顶层设计文件
2.5.3 仿真顶层设计文件
2.5.4 硬件验证与测试
2.5.5 图形文件的转换
2.6 嵌入式逻辑分析仪的使用方法
2.6.1 打开SignalTap II编辑窗口
2.6.2 调入节点信号
2.6.3 参数设置
2.6.4 文件存盘
2.6.5 编译与下载
2.6.6 运行分析
2.7 嵌入式锁相环宏功能模块的使用方法
2.8 设计优化
2.8.1 面积与速度的优化
2.8.2 时序约束与选项设置
2.8.3 Fitter设置
2.9 Quartus II的RTL阅读器
本章小结
思考题和习题
第3章 VHDL
3.1 VHDL设计实体的基本结构
3.1.1 库、程序包
3.1.2 实体
3.1.3 结构体
3.1.4 配置
3.1.5 基本逻辑器件的VHDL描述
3.2 VHDL语言要素
3.2.1 VHDL文字规则
3.2.2 VHDL数据对象
3.2.3 VHDL数据类型
3.2.4 VHDL的预定义数据类型
3.2.5 IEEE预定义的标准逻辑位和矢量
3.2.6 用户自定义数据类型方式
3.2.7 VHDL操作符
3.2.8 VHDL的属性
3.3 VHDL的顺序语句
3.3.1 赋值语句
3.3.2 流程控制语句
3.3.3 WAIT语句
3.3.4 ASSERT(断言)语句
3.3.5 NULL(空操作)语句
3.4 并行语句
3.4.1 PROCESS(进程)语句
3.4.2 块语句
3.4.3 并行信号赋值语句
3.4.4 子程序和并行过程调用语句
3.4.5 元件例化(COMPONENT)语句
3.4.6 生成语句
3.5 VHDL的库和程序包
3.5.1 VHDL库
3.5.2 VHDL程序包
3.6 VHDL设计流程
3.6.1 编辑VHDL源程序
3.6.2 设计8位计数显示译码电路顶层文件
3.6.3 编译顶层设计文件
3.6.4 仿真顶层设计文件
3.6.5 下载顶层设计文件
3.7 VHDL仿真
3.7.1 VHDL仿真支持语句
3.7.2 VHDL测试平台软件的设计
本章小结
思考题和习题
第4章 Verilog HDL
4.1 Verilog HDL设计模块的基本结构
4.1.1 模块端口定义
4.1.2 模块内容
4.2 Verilog HDL的词法
4.2.1 空白符和注释
4.2.2 常数
4.2.3 字符串
4.2.4 关键词
4.2.5 标识符
4.2.6 操作符
4.2.7 Verilog HDL数据对象
4.3 Verilog HDL的语句
4.3.1 赋值语句
4.3.2 条件语句
4.3.3 循环语句
4.3.4 结构声明语句
4.3.5 语句的顺序执行与并行执行
4.4 不同抽象级别的Verilog HDL模型
4.4.1 Verilog HDL门级描述
4.4.2 Verilog HDL的行为级描述
4.4.3 用结构描述实现电路系统设计
4.5 Verilog HDL设计流程
4.5.1 编辑Verilog HDL源程序
4.5.2 设计BCD加法器电路顶层文件
4.5.3 编译顶层设计文件
4.5.4 仿真顶层设计文件
4.5.5 下载顶层设计文件
4.6 Verilog HDL仿真
4.6.1 Verilog HDL仿真支持语句
4.6.2 Verilog HDL测试平台软件的设计
本章小结
思考题和习题
第5章 常用EDA工具软件
5.1 ModelSim
5.1.1 ModelSim的使用方法
5.1.2 ModelSim与Quartus II的接口
5.1.3 ModelSim交互命令方式仿真
5.1.4 ModelSim批处理工作方式
5.2 基于Matlab/DSP Builder的DSP模块设计
5.2.1 设计原理
5.2.2 建立Matlab设计模型
5.2.3 Matlab模型仿真
5.2.4 Signal Compiler使用方法
5.2.5 使用Modelsim进行RTL级仿真
5.2.6 使用Quartus II实现时序仿真
5.2.7 硬件实现与测试
5.2.8 DSP Builder的层次设计
5.3 Nios II嵌入式系统开发软件
5.3.1 Nios II的硬件开发
5.3.2 调整SDRAM地址
5.3.3 生成Nios II硬件系统
5.3.4 Nios II系统的调试
5.3.5 Nios II的常用组件与编程
5.3.6 SOPC的应用
本章小结
思考题和习题
第6章 可编程逻辑器件
6.1 PLD的基本原理
6.1.1 PLD的分类
6.1.2 阵列型PLD
6.1.3 现场可编程门阵列FPGA
6.1.4 基于查找表(LUT)的结构
6.2 PLD的设计技术
6.2.1 PLD的设计方法
6.2.2 在系统可编程技术
6.2.3 边界扫描技术
6.3 PLD的编程与配置
6.3.1 CPLD的ISP方式编程
6.3.2 使用PC的并口配置FPGA
本章小结
思考题和习题
第7章 EDA技术的应用
7.1 组合逻辑电路设计应用
7.1.1 运算电路设计
7.1.2 编码器设计
7.1.3 译码器设计
7.1.4 数据选择器设计
7.1.5 数据比较器设计
7.1.6 ROM的设计
7.2 时序逻辑电路设计应用
7.2.1 触发器设计
7.2.2 锁存器设计
7.2.3 移位寄存器设计
7.2.4 计数器设计
7.2.5 随机读写存储器RAM的设计
7.3 基于EDA的数字系统设计
7.3.1 计时器的设计
7.3.2 万年历的设计
7.3.3 8位十进制频率计设计
本章小结
思考题和习题
附录A EDA6000实验开发系统
A.1 EDA6000的特点
A.2 EDA6000的使用方法
A.2.1 EDA6000的硬件结构
A.2.2 EDA6000软件平台的使用方法
附录B Altera DE2开发板使用方法
B.1 Altera DE2开发板的结构
B.2 DE2开发板的实验模式与目标芯片的引脚连接
B.3 DE2开发板实验的操作
B.3.1 编辑
B.3.2 编译
B.3.3 仿真
B.3.4 引脚锁定
B.3.5 编程下载
B.3.6 硬件验证
B.4 DE2开发板的控制嵌板
B.4.1 打开控制嵌板
B.4.2 设备检测
附录C Quartus II的宏函数和强函数
C.1 宏函数
C.2 强函数
参考文献