网站购物车   | 店铺购物车  
店铺平均得分:99.14 分,再接再厉!!!【查看全部评价】
评分 40分 50分 60分 70分 80分 90分 100分
数量 18 6 10 6 23 88 3680
本店铺共有 9 笔投诉记录,投诉率 0% ,低于平均投诉率 1% 【查看详细】
投诉类型
数量
比例
无法联系卖家
1
11%
服务态度问题
1
11%
商品问题
2
22%
发货问题
3
33%
退款问题
2
22%
已解决
9
100%
店主称呼:未付款订单不保留库存   联系方式:购买咨询请联系我  15165232901    地址:山东省 青岛市 市南区 买书加微信17660908355电话不接哦
促销广告:买书加微信17660908355电话不接哦
图书分类
店铺公告
微信:17660908355 常见问题回答如下:1.是否正版?答:正版 2.图书品相?答:原则上标十成新的是库存新书,未标明的是二手书,8成新左右,由于只能上传一种品相加上库存随时处于动态变化中,介意品相的情提前说明,一律以本店最终确认为准!图书是特殊商品,不接受无理由退货等无理要求,看好再买,不同意的不要付款!二手书默认无盘,无答案附件等,有笔记划线不影响阅读,对二手书品相介意的慎拍,我们发货按付款顺序先发品相最佳的。3.可否包邮?答:正版图书微利经营,不议价不包邮。4.邮费多少?答:提交订单,系统会提示邮费,根据书的数量,距离等决定,无法笼统回答。5.可否自提?答:无法自提。6.可以发顺丰?发到付?答:不发顺丰,不发到付。7.运输方式?答:随机不指定,以实际收到为准。无法指定快递。8.付款后多久能发货?答:一般付款第二天即可安排发出【注:非发货时限承诺】9.发货后多久能收到?答:江浙沪京津冀等周边发货后一般3,4天左右到达,偏远地区无法承诺。
店铺介绍
本店库存不断更新,敬请收藏本店。因人手有限,还有大量的书暂未上传,如未找到所需图书,可联系本店订购。微信:17660908355 QQ: 2368168282 我们一直在努力做得更好,希望得到您的大力支持和配合,谢谢您再次光临!
交易帮助
第一步:选择图书放入购物车。
第二步:结算、填写收货地址。
第三步:担保付款或银行汇款。
第四步:卖家发货。
第五步:确认收货、评价。
作/译者:王金明 冷自强 出版社:科学出版社
EDA技术与Verilog设计
出版日期:2008年08月
ISBN:9787030224866 [十位:7030224868]
页数:427      
定价:¥40.00
店铺售价:¥16.00 (为您节省:¥24.00
店铺库存:5
注:您当前是在入驻店铺购买,非有路网直接销售。
正在处理购买信息,请稍候……
我要买: * 如何购买
** 关于库存、售价、配送费等具体信息建议直接联系店主咨询。
联系店主:购买咨询请联系我  15165232901
本店已缴纳保证金,请放心购买!【如何赔付?】
店主推荐图书:
买家对店铺的满意度评价:查看更多>>
评分
评价内容
评论人
订单图书
《EDA技术与Verilog设计》内容提要:
本书系统介绍EDA与FPGA设计技术,主要内容包括EDA设计流程与典型设计工具、FPGA/CPLD器件、Verilog硬件描述语言等。本书以Quartus Ⅱ、Synplify Pro/Synplify软件为平台,以Verilog-1995和Verilog-2001为语言标准,以可综合的设计为**,以大量经过验证的数字设计实例为依据,系统地阐述了EDA设计方法与设计技术,深入讨论了设计优化的问题。
本书的特点是:着眼于实用,紧密联系教学实际,实例丰富。全书深入浅出,概念清晰,语言流畅。本书可作为电子、通信、信息、测控、电路与系统等专业高年级本科生和研究生的教学用书,也可供从事电路设计和系统开发的工程技术人员阅读参考。
《EDA技术与Verilog设计》图书目录:
第1章 EDA技术概述
1.1 EDA技术及其发展
1.2 Top-down设计与IP核设计
1.2.1 Top-down设计
1.2.2、Bottom-up设计
1.2.3 IP复用技术与SOC
1.3 EDA设计的流程
1.3.1输入
1.3.2综合
1.3.3适配
1.3.4仿真
1.3.5编程
1.4 常用的EDA软件工具
1.5 EDA技术的发展趋势
习题
第2章 PLD器件
2.1 概述
2.2 PLD的分类
2.2.1 按集成度分类
2.2.2 按编程特点分类
2.2.3 按结构特点分类
2.3 PLD的基本原理与结构
2.4 低密度PLD的原理与结构
2.5 CPLD的原理与结构
2.5.1 宏单元结构
2.5.2 典型CPLD的结构
2.6 FPGA的原理与结构
2.6.1 查找表结构
2.6.2 典型FPGA的结构
2.7 PLD器件的编程元件
2.7.1 熔丝型开关
2.7.2 反熔丝型开关
2.7.3 浮栅编程元件
2.7.4 基于SRAM的编程元件
2.8 边界扫描测试技术
2.9 在系统编程
2.10 FPGA/CPLD器件概述
2.10.1 Lattice的FPGA/CPLD
2.10.2 Xilinx的FPGA/CPLD
2.10.3 Altera的FPGA/CPLD
2.11 PLD的发展趋势
习题
第3章 典型FPGA/CPLD的结构与配置
3.1 Stratix高端FPGA系列
3.1.1 Stratix器件
3.1.2 StratixIl器件
3.2 Cyclone低成本FPGA系列
3.2.1 Cyclone器件
3.2.2 Cyclone Ⅱ器件
3.3 ACEX 1K器件
3.4典型CPLD器件
3.4.1 MAX Ⅱ器件
3.4.2 MAX 7000器件
3.5 FPGA/CPLD的配置
3.5.1 CPLD器件的配置
3.5.2 FPGA器件的配置
习题
第4章 QuartusⅡ集成开发工具
4.1 Quartus Ⅱ原理图设计
4.1.1 半加器原理图输入
4.1.2 半加器编译与仿真
4.1.3 全加器设计与仿真
4.2 QuartusⅡ文本设计
4.2.1 创建工程文件
4.2.2 编译与仿真
4.3 QuartusⅡ的优化设置
4.3.1 Setting设置
4.3.2 分析与综合设置
4.3.3 优化布局布线
4.3.4 设计可靠性检查
4.4 QuartusⅡ的时序分析
……
第5章 Verilog初步设计
第6章 Verilog设计进阶
第7章 Verilog设计的层次与风格
第8章 宏功能模块设计
第9章 Verilog数字电路设计
第10章 设计的优化
第11章 仿真
第12章 Verilog语言的发展
第13章 数字设计实例
附录A 有关术语与缩略语
附录B Verilog HDL(IEEE Std 1364-1995)关键字
附录C Verilog HDL(IEEE Std 1364-2001)关键字
附录D Quartus Ⅱ支持的Verilog结构
附录E Synplify Pro/Synplify可综合的Verilog结构
附录F EDA实验系统简介
参考文献